PDA

Просмотр полной версии : Уменьшение частоты АЦП для цифровых приёмников



Леонид3
18.08.2014, 18:12
Для цифрового приёма из антенны необходим АЦП с максимальной частотой дискретизации в два, а лучше в четыре раза выше максимальной частоты принимаемого диапазона. На такой частоте обычный процессор не может обработать поток сигнала, приходится применять программируемые матрицы (ПЛИС) которые производят первичную обработку и снижают поток до приемлемых компьютору (или DSP) значений. Запрограммировать такой комплекс не каждому радиолюбителю по плечу, да и цена не очень располагает.
А ведь ПЛИС выполняет простую функцию: умножает сигнал АЦП на синус/косинус частоты середины принимаемого диапазона и складывает/вычитает значения за время определяемое полосой этого диапазона. Эту операцию можно попробовать выполнить в аналоговом виде (см. Рис.) Надо только запомнить сигнал на нужное время. Это можно сделать на линии задержки из дискретных элементах или на кусочках кабеля.
Например для приёма в полосе 1.7--14.5 МГц со средней частотой 8.1 МГц нужно запомнить всего-то один период. Разбиваем линию задержки на 16 частей, на выходе каждой части ставим по два ОУ с коэффициентами синуса и косинуса (их всего четыре: 0.195 0.556 0.832 0.981), суммируем их с учётом знака и получаем два аналоговых канала I и Q, которые и преобразуем в цифру, но уже с частотой задержки, т. е. 8.1 МГц. На выходе имеем такой же цифровой сигнал, какой могли бы получить от АЦП на частоте дискретизации 8.1*16=129.6 МГц для приёма заданой полосы и с не худшим качеством

:shock: