Страница 60 из 108 ПерваяПервая ... 10505758596061626370 ... ПоследняяПоследняя
Показано с 591 по 600 из 1072

Тема: DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

  1. #1

    DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

    EU1SW
    В этой теме предлагается конструкция SDR трансивера из готовых модулей на основе исходных кодов OpenHPSDR & Hermes-Lite, протокол обмена совместим с
    Hermes, управляющая программа PowerSDR mRX PS, проект предоставляет функционал "один приемник с обзором 192 кГц + один передатчик" в полном дуплексе, совместим с программой HermesVNA с функционалом векторного анализатора.

    Скрытый текст

    Основные компоненты: демоплата Altera Cyclone IV EP4CE10, демоплата AD6645 14 бит АЦП, ЦАП - 14 битный DAC904e, модуль PHY Ethernet на чипе LAN8720, из необязательных компонентов - УВЧ на BFG591, ДПФ.
    Для тактирования применен внешний CMOS КГ 96 МГц, который непосредственно распаян на плате АЦП и питается от собственного стабилизатора 3,3 В. FPGA PLL используется для внутреннего тактирования. Плата АЦП модифицирована, установлен антиалиас LC фильтр 35 МГц и трансформатор 1:2. Кш приемника без преампа порядка 30 дБ, с преампом на BFG591 - лучше 8 дБ.
    С нонейм КГ 96 МГц RMDR в 10 кГц порядка -120 дБ, IMD3 на выходе ЦАП лучше -70 дБ dBc на всех КВ диапазонах, спуры и прочий мусор - лучше -80 dBc, выход ЦАП - +5 дБм.
    Предусмотрен вывод демодулированного аудио непосредственно из железа, для минимизации задержек, реализация дельтасигма ЦАП, внешний кодек не нужен, наушники непосредственно с пинов ПЛИС через цепочку из ВЧ дросселя + электролит, отсечь постоянку.
    Распиновку лучше сразу смотреть в архиве проекта, там же и готовые файлы .sof для текущей распиновки, для постоянной прошивки нужно конвертировать в .jic
    Единственный нюанс с пинами, так как входом PLL могут быть только специально предназначенные для этого пины, один из них - 23-й уже занят тактовым генератором 50 МГц, но формально он не нужен, поэтому можно либо отпаять генератор и подать DRY с АЦП на этот 23-й пин, скорректировав проект, либо подать на 24-й, на обратной стороне моей платы есть площадка для второго генератора, именно на ней и выведен 24-й пин.

    Возможен вариант использования как 2 независимых приемника с полосой 96 кГц, с одним либо 2-мя АЦП.


    UPDATE 02.01.18

    Скрытый текст

    Добавлен код формирования огибающей CW непосредственно в FPGA
    Самоконтроль CW в наушниках, подключенных к FPGA
    Управление реле преампа от значения аттенюатора Гермес, аттенюация больше -20 выключает реле
    З.Ы. пины по умолчанию изменены для совместимости с платой, перепаяной на 22к ПЛИС, измените под свою распиновку




    Обновление от 10.02.2018

    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control.zip

    Скрытый текст

    Обновление для 22k
    Расширеные кордики RX/TX (low spurs)
    Фиксированный выходной рейт 192 кгц
    2RX+ 1TX
    cwkey input - вход для вертикального ключа или датчиков CW, semi break, время задержки ptt выставляется в powersdr
    активное состояние - пин на массу, поэтому сразу рекомендую в целях сохранности входов ПЛИС цеплять транзисторный оптрон, а светодиод либо подтягивать к плюсу, если у вас ключ, либо выход датчика с ОК, либо соответственно на массу, если ваш датчик выдает логический уровень.
    Аналогично поступить и со входом ptt_in.
    tune output - выход индикации режима tune, в powersdr необходимо включить опцию apollo (tnx rolin)
    регулировка выходной мощности в режиме Гермес, будет работать как регулировка с передней панели софта, так и калибровка в сетапе по диапазонам.
    DAC_ALC - шимированный выход 0-3,3 вольта
    На выходном пине ПЛИС монтируем делитель, например 4,7 и 3 кОм, что бы привести верхнюю границу к опорному ЦАП 1,25 вольта, и фильтрующую емкость.
    Изменения в обвесе DAC: пин
    INT/EXT (16) поднять с массы и подключить к аналоговому плюсу DAC, сигнал с выхода делителя подать на референсный вход REFIN (17), вход высокоомный, дополнительная блокировка по ВЧ будет не лишняя.
    Не забудьте пожалуйста расставить пины согласно своего хардверного дизайна.
    todo: аудиокодек, медленный АЦП


    Обновление от 11.02.2018
    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control_WM8731_OK. zip

    Скрытый текст

    Обновление для 22k (Tnx Василий UR5KIM! за тестирование и багфикс )
    Теперь микрофон и наушники на борту
    аппаратный I2S кодек Wolfson WM8731, использовалась платка с Али наподобие такой https://ru.aliexpress.com/item/FREE-...674210328.html
    требует доработки, нужно поднять 2 ножки, для перевода контрольного интерфейса в режим SPI
    Для совместимости параллельно оставлен текущий код дельтасигма модуляторов для наушников из предыдущих версий
    О доработке немного позже
    Пожалуйста не забывайте выставлять распиновку в соответствие со своей хардверной конфигурацией.




    Информация от RX3QFM
    Добавлен хелп по работе с Quartus (версия 15.0 Web Edition) и программированию FPGA





    Информация от UR5KIM
    Схемы и рисунки печатных плат модуля усилителя ВЧ приемника и модуля ЦАП передатчика.

    Скрытый текст

    Файлы корректировались мною после изготовления плат для устранения замеченных недостатков, так что возможно чего-то не учел. Но, надеюсь, что все нормально.
    Схемы в spl, а печатные платы в lay6 форматах. На всякий случай прикладываю файлы схем в графическом виде, а рисунки печаток в pdf файлах. За масштаб при их распечатке не ручаюсь.
    В схеме DAC модуля нарисовано два варианта подключения питания аналоговых узлов микросхемы DAC904E - 3,3 Вольта или 5 Вольт. Эти цепи нарисованы штриховой линией. На печатной плате это подключение нужно сделать, запаяв соответствующую ферритовую бусину. Одновременно должна быть запаяна только одна бусина из двух, помеченных красной точкой на рисунке платы в файле формата lay6!
    Печатки довольно простые, но для облегчения монтажа при наведении указателя мышки на любой элемент в программе SprintLayout подсвечивается номинал этого элемента.
    Платы двухсторонние. Нижняя сторона сплошная фольга, которая используется как общий провод. Она зенкуется в нужных местах под выводы разъемов и перемычки, которая есть на плате усилителя. Подключение элементов к нижнему слою фольги производится короткими отрезками провода или монтажными пистонами, которые пропаиваются с двух сторон платы.
    При изготовлении плат способом ЛУТ рисунки нужно печатать зеркально.
    Подключение микросхемы ЦАП к выводам Альтеры должно соответствовать вашему варианту компиляции программы. Я указал на схеме свой.
    Что непонятно - спрашивайте, постараюсь ответить.




    Обновление от 11.02.2018 - доработка аудиокодека

    Полная схема соединений малосигнальной части готового варианта и описание от 14.02.18




    От RA4UKL. Update 02.01.18
    Желающим собрать плату ADC самостоятельно, пост. Схема даташитная, плата обновлена.




    Флуд в теме будет пресекаться без увещеваний и споров. Не нужно превращать тему в хлам из трепа и "умных" теоретических рассуждений, уводящих тему в словесное болото! В теме ТОЛЬКО о выложенной конструкции и все для нее.
    Последний раз редактировалось UN7RX; 22.02.2018 в 19:27.
    73! Сергей



  2. #591

    Регистрация
    17.08.2006
    Адрес
    Украина, г.Сарны
    Сообщений
    493
    Позывной
    UR5KIM
    Испытывал варианты сеть-сеть с DHCP сервером, сеть-сеть без DHCP сервера (посредством APIPA), сеть-роутер.
    Во всех случаях соединение происходит с первой попытки.
    73! Василий

  3. #592
    Цитата Сообщение от UN7RX Посмотреть сообщение
    Вы бы еще ОС указали. У меня WinXP. Василий написал хелп для варианта с роутером.


    Честно говоря даже не пробовал с динамическим адресом, сейчас попробую.
    Но наверное правильнее всего будет DHCP-server использовать. Можно в виде утилиты, а можно и встроенный - в WinXP он есть изначально, просто его активировать нужно netsh.

    Роберт, используется w7 x64. сам когда подключил всё, то тишина, но потом всё пошло. правда адрес свой прописал, но при включении PowerSDR указал другой. Заменил на указанный и всё пошло без проблем. Вы проверьте соединения плис и лан. Сам не думал, но это устройство работает и очень приятно)))

  4. #593

    Регистрация
    24.02.2012
    Адрес
    Мордовия
    Сообщений
    33
    Позывной
    RA4UKL
    Роберт, у меня работает напрямую. APIPA адрес получает без проблем и всегда, правда немного дольше чем с DHCP. Что с прямым, что с кроссовым кабелем работает одинаково. Система Win8.
    Валерий.

  5. #594
    Без dhcp естественно будет пауза. Пока устройства не поймут что им "ничего не светит". Ничего вручную указывать или заменять не нужно. Нужно просто убедиться что физический линк поднимается (лампочки загораются). Если не загораются - искать причину. Если загораются - запускать ПСДР и несколько раз попробовать искать трансивер. Все найдется, при правильной сборке.

    Добавлено через 23 минут(ы):

    Если что, то у меня древний DIR-300, уже лет 10 раздает IP, роутит, вайфай вещает. На 48 кгц пересобрать в модуле приемников, то даже через вайфай стабильно работает на приемпередачу с планшетом на атоме. На 96 кгц уже ограничения самого вайфая, пощелкивания иногда. У меня на нем комп в соседней комнате висит и 2 телефона. Нестабильный канал для работы в эфире. Но радио китая послушать на кухне, или картофелеводов - без проблем )
    Последний раз редактировалось EU1SW; 14.01.2018 в 11:38.
    73! Сергей

  6. #595
    Если собрана только плата альтеры (прошитая) и LAN, повер-сдр будет включаться (без ацп и его тактового)? Тут пока не включается, хотя IP dhcp-роутер выдает четко.

    В плане ликбеза интересно понять, DHCP дает IP уже при совместной работе с плис или там какой-то интеллект есть в LAN-микросхеме?

  7. #596
    В плане ликбеза все очень просто и можете даже на примерах. Взаимодействие с dhcp описывается на языке верилог, можете пошарить в исходниках и все найдется. Я уж не помню, в ранних исходниках точно был закомментирован тестовый генератор, формирующий выборки синуса во входной буфер, вместо АЦП, но без тактирования все равно он работать не будет ессно.
    Запускал я еще вот в этой теме http://www.cqham.ru/forum/showthread...=1#post1366772
    Тактирование было от плл. Актуально ли заморачиваться соединением с ПСДР при отсутствующем АЦП? )
    Последний раз редактировалось EU1SW; 14.01.2018 в 12:46.
    73! Сергей

  8. Спасибо от Serg

  9. #597

    Регистрация
    24.02.2012
    Адрес
    Мордовия
    Сообщений
    33
    Позывной
    RA4UKL
    А как Вы определите без АЦП, работает у Вас или нет? Потока битов нет, даже шум не увидите. Разве что бегающие пакеты в окне LAN-соединения смотреть. Если плату АЦП прикрутитить, но не подать такт, то будете наблюдать рандомно прыгающую шумовую дорожку.
    По поводу мозгов в lan, тут подробно картинках нарисовано.
    Валерий.

  10. Спасибо от Serg

  11. #598
    Цитата Сообщение от RA4UKL Посмотреть сообщение
    А как Вы определите без АЦП, работает у Вас или нет? Потока битов нет, даже шум не увидите.
    Это и хотел узнать. Предполагал, возможно случайные "цифровые" шумы уже могут появится от наводок на параллельную шину данных.
    Раз нет, то и экспериментировать до полной сборки не буду дальше, разве что пару каких-то проводов от сетевой платы отключу и гляну, будет ли в таком варианте определятся роутером это всё хозяйство.
    Не смейтесь и не осуждайте - первый раз с такими устройствами сталкиваюсь, простой интерес на поверхностном уровне.

  12. #599

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    173
    Позывной
    RX3QFM
    Цитата Сообщение от Sergey RK4PH Посмотреть сообщение
    Сам не думал, но это устройство работает и очень приятно)))
    Я очень давно ждал, когда появятся подобные сообщения. Думаю, что для Сергея это будет лучшая благодарность за его труды.
    73! Владимир.


  13. #600
    На сколько будет катастрофой, если в разводке несущей платы для всех модулей (с общей фольгой на другой стороне) получается, что дорожки параллельных шин от модуля FPGA к АЦП (ЦАП) будут иметь разную длину, от 10 до 90 (120) мм?
    Последний раз редактировалось Serg; 14.01.2018 в 14:07.

Страница 60 из 108 ПерваяПервая ... 10505758596061626370 ... ПоследняяПоследняя

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)

Похожие темы

  1. DIY SDR DDC "на коленке", или конструкция выходного дня из модулей с Али
    от EU1SW в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 721
    Последнее сообщение: 19.01.2018, 18:34
  2. Бюджетный DDC/DUC
    от Слесарь в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 74
    Последнее сообщение: 14.08.2016, 23:44
  3. Бюджетный DDC/DUC
    от Слесарь в разделе Технический кабинет
    Ответов: 3
    Последнее сообщение: 10.08.2016, 13:19
  4. SDRstick UDPSDR-HF1/2 DDC+DUC
    от Windk в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 55
    Последнее сообщение: 17.09.2013, 21:50
  5. Очередной DDC/DUC трансивер MakSDR
    от makkosik в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 27
    Последнее сообщение: 30.08.2012, 10:17

Метки этой темы

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •