Страница 38 из 70 ПерваяПервая ... 283536373839404148 ... ПоследняяПоследняя
Показано с 371 по 380 из 699

Тема: DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

  1. #1

    DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

    EU1SW
    В этой теме предлагается конструкция SDR трансивера из готовых модулей на основе исходных кодов OpenHPSDR & Hermes-Lite, протокол обмена совместим с
    Hermes, управляющая программа PowerSDR mRX PS, проект предоставляет функционал "один приемник с обзором 192 кГц + один передатчик" в полном дуплексе, совместим с программой HermesVNA с функционалом векторного анализатора.
    Основные компоненты: демоплата Altera Cyclone IV EP4CE10, демоплата AD6645 14 бит АЦП, ЦАП - 14 битный DAC904e, модуль PHY Ethernet на чипе LAN8720, из необязательных компонентов - УВЧ на BFG591, ДПФ.
    Для тактирования применен внешний CMOS КГ 96 МГц, который непосредственно распаян на плате АЦП и питается от собственного стабилизатора 3,3 В. FPGA PLL используется для внутреннего тактирования. Плата АЦП модифицирована, установлен антиалиас LC фильтр 35 МГц и трансформатор 1:2. Кш приемника без преампа порядка 30 дБ, с преампом на BFG591 - лучше 8 дБ.
    С нонейм КГ 96 МГц RMDR в 10 кГц порядка -120 дБ, IMD3 на выходе ЦАП лучше -70 дБ dBc на всех КВ диапазонах, спуры и прочий мусор - лучше -80 dBc, выход ЦАП - +5 дБм.
    Предусмотрен вывод демодулированного аудио непосредственно из железа, для минимизации задержек, реализация дельтасигма ЦАП, внешний кодек не нужен, наушники непосредственно с пинов ПЛИС через цепочку из ВЧ дросселя + электролит, отсечь постоянку.
    Распиновку лучше сразу смотреть в архиве проекта, там же и готовые файлы .sof для текущей распиновки, для постоянной прошивки нужно конвертировать в .jic
    Единственный нюанс с пинами, так как входом PLL могут быть только специально предназначенные для этого пины, один из них - 23-й уже занят тактовым генератором 50 МГц, но формально он не нужен, поэтому можно либо отпаять генератор и подать DRY с АЦП на этот 23-й пин, скорректировав проект, либо подать на 24-й, на обратной стороне моей платы есть площадка для второго генератора, именно на ней и выведен 24-й пин.

    Возможен вариант использования как 2 независимых приемника с полосой 96 кГц, с одним либо 2-мя АЦП.
    UPDATE 02.01.18
    Добавлен код формирования огибающей CW непосредственно в FPGA
    Самоконтроль CW в наушниках, подключенных к FPGA
    Управление реле преампа от значения аттенюатора Гермес, аттенюация больше -20 выключает реле
    З.Ы. пины по умолчанию изменены для совместимости с платой, перепаяной на 22к ПЛИС, измените под свою распиновку

    ____________________ ____________________ ____________________ ____________________ ___
    дополнения от RX3QFM
    Добавлен хелп по работе с Quartus (версия 15.0 Web Edition) и программированию FPGA


    UPDATE 22.10.17 от UR5KIM
    Схемы и рисунки печатных плат модуля усилителя ВЧ приемника и модуля ЦАП передатчика.

    Скрытый текст

    Файлы корректировались мною после изготовления плат для устранения замеченных недостатков, так что возможно чего-то не учел. Но, надеюсь, что все нормально.
    Схемы в spl, а печатные платы в lay6 форматах. На всякий случай прикладываю файлы схем в графическом виде, а рисунки печаток в pdf файлах. За масштаб при их распечатке не ручаюсь.
    В схеме DAC модуля нарисовано два варианта подключения питания аналоговых узлов микросхемы DAC904E - 3,3 Вольта или 5 Вольт. Эти цепи нарисованы штриховой линией. На печатной плате это подключение нужно сделать, запаяв соответствующую ферритовую бусину. Одновременно должна быть запаяна только одна бусина из двух, помеченных красной точкой на рисунке платы в файле формата lay6!
    Печатки довольно простые, но для облегчения монтажа при наведении указателя мышки на любой элемент в программе SprintLayout подсвечивается номинал этого элемента.
    Платы двухсторонние. Нижняя сторона сплошная фольга, которая используется как общий провод. Она зенкуется в нужных местах под выводы разъемов и перемычки, которая есть на плате усилителя. Подключение элементов к нижнему слою фольги производится короткими отрезками провода или монтажными пистонами, которые пропаиваются с двух сторон платы.
    При изготовлении плат способом ЛУТ рисунки нужно печатать зеркально.
    Подключение микросхемы ЦАП к выводам Альтеры должно соответствовать вашему варианту компиляции программы. Я указал на схеме свой.
    Что непонятно - спрашивайте, постараюсь ответить.




    От RA4UKL. Update 02.01.18

    Желающим собрать плату ADC самостоятельно, пост. Схема даташитная, плата обновлена.


    Флуд в теме будет пресекаться без увещеваний и споров. Не нужно превращать тему в хлам из трепа и "умных" теоретических рассуждений, уводящих тему в словесное болото! В теме ТОЛЬКО о выложенной конструкции и все для нее.
    Последний раз редактировалось UN7RX; 06.01.2018 в 14:45.
    73! Сергей



  2. #371
    Цитата Сообщение от Radiotester Посмотреть сообщение
    сколько штук включено в звено диодов кд510
    2 шт. , один до УВЧ, второй после, только GBLC03C.
    73 de rz3qs

  3. #372

    Регистрация
    03.01.2017
    Адрес
    Белгород
    Сообщений
    578
    Записей в дневнике
    1
    rz3qs,
    Тоесть получается по одному диоду ? Или быть может у Вам это сборки?

  4. #373
    Уважаемый радиотестер, Вы в гугле можете найти даташит на деталь по маркировке, или для этого сюда нужно еще один мануал приложить?
    73! Сергей

  5. Спасибо от rz3qs

  6. #374
    Цитата Сообщение от Radiotester Посмотреть сообщение
    Тоесть получается по одному диоду
    Да.
    73 de rz3qs

  7. #375

    Регистрация
    03.01.2017
    Адрес
    Белгород
    Сообщений
    578
    Записей в дневнике
    1
    EU1SW,
    Уважаемый Сергей.
    В даташите на эту сборку диодную существуют два варианта с четырьмя диодами и с тремя.
    Поэтому я и хотел более точнее знать что коллега rz3qs установил.

  8. #376
    Цитата Сообщение от Radiotester Посмотреть сообщение
    хотел более точнее знать
    GBLC03C. Куда точнее.

    Скрытый текст

    "ЗАМЕТКИ
    1. Номера деталей с дополнительным суффиксом «C» представляют собой двунаправленные устройства, то есть GBLC05C.
    2. Только однонаправленная: Положительный потенциал применяется от штырьков 1 до 2."

    73 de rz3qs

  9. Спасибо от Radiotester, Евгений_vrn

  10. #377
    По защите диодами - посмотрите схему входа приемника любого современного kenwood и т.п. кв трансивера - диоды подзапеты смещением, видимо для улучшения IMD.

  11. Спасибо от Radiotester

  12. #378

    Регистрация
    03.01.2017
    Адрес
    Белгород
    Сообщений
    578
    Записей в дневнике
    1
    Я так понимаю судя по статье на радиолоцмане и даташиту на ad6645 что нужно ограничить напряжение до 2.2 v p-t-p ?
    Если будет большее напряжение приходить на вход АЦП то возможен выход из строя микросхемы?
    Правильно я понимаю?
    Serg,
    Тоесть хотите сказать что диод должен быть чуть как бы при открыт чтоли?

  13. #379
    Цитата Сообщение от Serg Посмотреть сообщение
    посмотрите схему входа приемника любого современного kenwood и т.п. кв трансивера

    Тут не совсем за вход приемника идет речь, а о входе собственно АЦП
    Со входа трансформатора амплитудное значение для полной шкалы АЦП равно примерно 0,57 В
    т.е. формально нужно 2 встречно-параллельных кремниевых диода, вот только приоткрываться они начинают несколько раньше, чем обычно считается 0,6 для кремния (
    соответственно насчет параметров IMD, если не привлекать экзотику, при решении "в лоб" надо подумать
    Есть конечно вариант использовать как в статье вышеприведенной, 5 вольтовые, со входов АЦП и на общий. Тоже вполне себе вариант
    73! Сергей

  14. Спасибо от Radiotester


  15. #380
    Цитата Сообщение от EU1SW Посмотреть сообщение
    т.е. формально нужно 2 встречно-параллельных кремниевых диода, вот только приоткрываться они начинают несколько раньше, чем обычно считается 0,6 для кремния (
    Возможно от этого эффекта и вводят обратное смещение резисторами с плюса в среднюю точку и оттуда же на корпус?

  16. Спасибо от Radiotester

Страница 38 из 70 ПерваяПервая ... 283536373839404148 ... ПоследняяПоследняя

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 6 (пользователей: 2 , гостей: 4)

  1. UT0UM

Похожие темы

  1. DIY SDR DDC "на коленке", или конструкция выходного дня из модулей с Али
    от EU1SW в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 721
    Последнее сообщение: 19.01.2018, 18:34
  2. Бюджетный DDC/DUC
    от Слесарь в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 74
    Последнее сообщение: 14.08.2016, 23:44
  3. Бюджетный DDC/DUC
    от Слесарь в разделе Технический кабинет
    Ответов: 3
    Последнее сообщение: 10.08.2016, 13:19
  4. SDRstick UDPSDR-HF1/2 DDC+DUC
    от Windk в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 55
    Последнее сообщение: 17.09.2013, 21:50
  5. Очередной DDC/DUC трансивер MakSDR
    от makkosik в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 27
    Последнее сообщение: 30.08.2012, 10:17

Метки этой темы

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •