Уважаемые посетители! Форум CQHAM.RU существует исключительно за счет показа рекламы. Мы будем благодарны, если Вы не будете блокировать рекламу на нашем Форуме. Просим внести cqham.ru в список исключений для Вашего блокировщика рекламы.
Страница 172 из 174 ПерваяПервая ... 72122162169170171172173174 ПоследняяПоследняя
Показано с 1,711 по 1,720 из 1735

Тема: DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

  1. #1

    DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

    EU1SW
    В этой теме предлагается конструкция SDR трансивера из готовых модулей на основе исходных кодов OpenHPSDR & Hermes-Lite, протокол обмена совместим с
    Hermes, управляющая программа PowerSDR mRX PS, проект предоставляет функционал "один приемник с обзором 192 кГц + один передатчик" в полном дуплексе, совместим с программой HermesVNA с функционалом векторного анализатора.

    Скрытый текст

    Основные компоненты: демоплата Altera Cyclone IV EP4CE10, демоплата AD6645 14 бит АЦП, ЦАП - 14 битный DAC904e, модуль PHY Ethernet на чипе LAN8720, из необязательных компонентов - УВЧ на BFG591, ДПФ.
    Для тактирования применен внешний CMOS КГ 96 МГц, который непосредственно распаян на плате АЦП и питается от собственного стабилизатора 3,3 В. FPGA PLL используется для внутреннего тактирования. Плата АЦП модифицирована, установлен антиалиас LC фильтр 35 МГц и трансформатор 1:2. Кш приемника без преампа порядка 30 дБ, с преампом на BFG591 - лучше 8 дБ.
    С нонейм КГ 96 МГц RMDR в 10 кГц порядка -120 дБ, IMD3 на выходе ЦАП лучше -70 дБ dBc на всех КВ диапазонах, спуры и прочий мусор - лучше -80 dBc, выход ЦАП - +5 дБм.
    Предусмотрен вывод демодулированного аудио непосредственно из железа, для минимизации задержек, реализация дельтасигма ЦАП, внешний кодек не нужен, наушники непосредственно с пинов ПЛИС через цепочку из ВЧ дросселя + электролит, отсечь постоянку.
    Распиновку лучше сразу смотреть в архиве проекта, там же и готовые файлы .sof для текущей распиновки, для постоянной прошивки нужно конвертировать в .jic
    Единственный нюанс с пинами, так как входом PLL могут быть только специально предназначенные для этого пины, один из них - 23-й уже занят тактовым генератором 50 МГц, но формально он не нужен, поэтому можно либо отпаять генератор и подать DRY с АЦП на этот 23-й пин, скорректировав проект, либо подать на 24-й, на обратной стороне моей платы есть площадка для второго генератора, именно на ней и выведен 24-й пин.

    Возможен вариант использования как 2 независимых приемника с полосой 96 кГц, с одним либо 2-мя АЦП.


    UPDATE 02.01.18

    Скрытый текст

    Добавлен код формирования огибающей CW непосредственно в FPGA
    Самоконтроль CW в наушниках, подключенных к FPGA
    Управление реле преампа от значения аттенюатора Гермес, аттенюация больше -20 выключает реле
    З.Ы. пины по умолчанию изменены для совместимости с платой, перепаяной на 22к ПЛИС, измените под свою распиновку




    Обновление от 10.02.2018

    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control.zip

    Скрытый текст

    Обновление для 22k
    Расширеные кордики RX/TX (low spurs)
    Фиксированный выходной рейт 192 кгц
    2RX+ 1TX
    cwkey input - вход для вертикального ключа или датчиков CW, semi break, время задержки ptt выставляется в powersdr
    активное состояние - пин на массу, поэтому сразу рекомендую в целях сохранности входов ПЛИС цеплять транзисторный оптрон, а светодиод либо подтягивать к плюсу, если у вас ключ, либо выход датчика с ОК, либо соответственно на массу, если ваш датчик выдает логический уровень.
    Аналогично поступить и со входом ptt_in.
    tune output - выход индикации режима tune, в powersdr необходимо включить опцию apollo (tnx rolin)
    регулировка выходной мощности в режиме Гермес, будет работать как регулировка с передней панели софта, так и калибровка в сетапе по диапазонам.
    DAC_ALC - шимированный выход 0-3,3 вольта
    На выходном пине ПЛИС монтируем делитель, например 4,7 и 3 кОм, что бы привести верхнюю границу к опорному ЦАП 1,25 вольта, и фильтрующую емкость.
    Изменения в обвесе DAC: пин
    INT/EXT (16) поднять с массы и подключить к аналоговому плюсу DAC, сигнал с выхода делителя подать на референсный вход REFIN (17), вход высокоомный, дополнительная блокировка по ВЧ будет не лишняя.
    Не забудьте пожалуйста расставить пины согласно своего хардверного дизайна.
    todo: аудиокодек, медленный АЦП


    Обновление от 11.02.2018
    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control_WM8731_OK. zip

    Скрытый текст

    Обновление для 22k (Tnx Василий UR5KIM! за тестирование и багфикс )
    Теперь микрофон и наушники на борту
    аппаратный I2S кодек Wolfson WM8731, использовалась платка с Али наподобие такой https://ru.aliexpress.com/item/FREE-...674210328.html
    требует доработки, нужно поднять 2 ножки, для перевода контрольного интерфейса в режим SPI
    Для совместимости параллельно оставлен текущий код дельтасигма модуляторов для наушников из предыдущих версий
    О доработке немного позже
    Пожалуйста не забывайте выставлять распиновку в соответствие со своей хардверной конфигурацией.


    Обновление от 16.04.2018, полный фарш от Сергея

    Вложения


    Скрытый текст

    Апдейты для обоих плат,
    в версию 10К включены все последние обновления, увеличена раскачка в телеграфе, вместо отдельного выхода на наушники теперь там живет кодек, ШИМ выход на наушники пришлось убрать, ибо не компилировалось, и больше туда все... )
    в обоих прошивках MCP3202 активен, название сигналов согласно схеме, проверяйте распиновку всех сигналов согласно вашему монтажу, компилируйте и наслаждайтесь отличным приемом )

    Добавлено через 12 минут(ы):

    для того, что бы поправить, в файле hermes_lite_core.v ищем кусок текста, и соответственно убираем палки // где надо, и добавляем где не надо
    Код:

    Код:
    //// w/o slowADC 
    //assign AIN1 = 0; 
    //assign AIN2 = 0; 
    //assign AIN3 = 0; 
    //assign AIN4 = 0; 
    //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end      
    
    //// ADC78H90CIMT 
    //Hermes_ADC ADC_SPI(.clock(pll_12288), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2), .AIN3(AIN3), .AIN4(AIN4), .AIN5(AIN5), .AIN6(AIN6));   
    //// end     
    
    //// MCP3202 tnx N7DDC 
    Angelia_ADC ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI),                    
    .AIN1(AIN1), .AIN2(AIN2)); 
    assign AIN3 = 0; 
    assign AIN4 = 0; 
    assign AIN5 =  200; 
    assign AIN6 = 1000; 
    //// end   
    
    //// MCP3204 
    //Angelia_AD4 ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2));
     //assign AIN3 = 0;
     //assign AIN4 = 0; //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end







    Информация от RX3QFM
    Добавлен хелп по работе с Quartus (версия 15.0 Web Edition) и программированию FPGA





    Информация от UR5KIM
    Схемы и рисунки печатных плат модуля усилителя ВЧ приемника и модуля ЦАП передатчика.

    Скрытый текст

    Файлы корректировались мною после изготовления плат для устранения замеченных недостатков, так что возможно чего-то не учел. Но, надеюсь, что все нормально.
    Схемы в spl, а печатные платы в lay6 форматах. На всякий случай прикладываю файлы схем в графическом виде, а рисунки печаток в pdf файлах. За масштаб при их распечатке не ручаюсь.
    В схеме DAC модуля нарисовано два варианта подключения питания аналоговых узлов микросхемы DAC904E - 3,3 Вольта или 5 Вольт. Эти цепи нарисованы штриховой линией. На печатной плате это подключение нужно сделать, запаяв соответствующую ферритовую бусину. Одновременно должна быть запаяна только одна бусина из двух, помеченных красной точкой на рисунке платы в файле формата lay6!
    Печатки довольно простые, но для облегчения монтажа при наведении указателя мышки на любой элемент в программе SprintLayout подсвечивается номинал этого элемента.
    Платы двухсторонние. Нижняя сторона сплошная фольга, которая используется как общий провод. Она зенкуется в нужных местах под выводы разъемов и перемычки, которая есть на плате усилителя. Подключение элементов к нижнему слою фольги производится короткими отрезками провода или монтажными пистонами, которые пропаиваются с двух сторон платы.
    При изготовлении плат способом ЛУТ рисунки нужно печатать зеркально.
    Подключение микросхемы ЦАП к выводам Альтеры должно соответствовать вашему варианту компиляции программы. Я указал на схеме свой.
    Что непонятно - спрашивайте, постараюсь ответить.






    От RA4UKL. Update 02.01.18
    Желающим собрать плату ADC самостоятельно, пост. Схема даташитная, плата обновлена.




    Комментарий модератора

    1. UN7RX:
    2. Всех предупреждаю - авторские ветки на CQHAM будут модерироваться предельно жестко. Если вам что-то не нравится, вы в них просто не заходите, а за наезды на авторов будут баны вплоть до пожизненных. Никаких шуток!
    Последний раз редактировалось UN7RX; 08.04.2019 в 19:57.
    73! Сергей



  2. #1711
    разные о вольтажу стандарты IO требуют подачи на банки питания соответствующих VCCIO
    73! Сергей

  3. Спасибо от UN7RX

  4. #1712
    Аватар для UC8U
    Регистрация
    12.02.2007
    Адрес
    9U
    Сообщений
    1,496
    Записей в дневнике
    1
    Позывной
    UC8U
    Цитата Сообщение от EU1SW Посмотреть сообщение
    AD6645 можно еще немного взбодрить понижением тактовой, 61.44, 76.8...
    Нее.. на гармошки не повлияет . Помогут только BPF. Второй приемник использовать только в пределах BPF. Ну или два АЦП+два BPF.
    ex. RK9UC 73! Александр.

  5. #1713
    Дело хозяйское ) Уговаривать и божиться не буду, но опыт такой есть, и он положительный )
    Надеюсь это не гармошки УВЧ? )
    73! Сергей

  6. Спасибо от UC8U

  7. #1714
    Аватар для UC8U
    Регистрация
    12.02.2007
    Адрес
    9U
    Сообщений
    1,496
    Записей в дневнике
    1
    Позывной
    UC8U
    увч пока нет, сравнил уровень 1й и 2й -88 дБс. Собственно примерно как и запротоколированно в даташите.
    ex. RK9UC 73! Александр.

  8. #1715
    да, все норм, в даташите есть графики worst case spur в зависимости от частоты семплирования, правда там все по минимуму, для сигнала 2,2 и для 69 мгц.
    по краям диапазона допустимых частот семплирования ДД уменьшается, я проверил перейдя сначала на опорник 76,8 но этот Rojon по факту оказался очень шумным, а потом попался Vectron на 61,44, вот он с тех пор и живет, на ЦАП удвоенная частота, и драйвер LTC6400-20 прижился в том ящике.
    73! Сергей

  9. #1716
    К слову, тестировал LTC2208, с драйвером LTC6400-14 и опорником CVHD-950-122.880 на китайской плате за 2 доллара 5 шт, комплектующие тоже еснно из Китая...
    причем я так и не понял, в чем именно состоит секрет такого ценообразования на эти АЦП на этой торговой площадке, результат - применять можно, но горячее все, нужно лепить пластины на "жвачку"
    73! Сергей

  10. #1717
    Аватар для UC8U
    Регистрация
    12.02.2007
    Адрес
    9U
    Сообщений
    1,496
    Записей в дневнике
    1
    Позывной
    UC8U
    Цитата Сообщение от EU1SW Посмотреть сообщение
    Уговаривать и божиться не буду, но опыт такой есть, и он положительный
    Да, согласился в даташите есть тому подтверждение, тактовая частота влияет на SFDR.
    Нажмите на изображение для увеличения. 

Название:	ads6145 sfdr dBc.png 
Просмотров:	88 
Размер:	190.6 Кб 
ID:	331769
    Сигнал мощной станции на 40м. Прохода на 14\21МГц в это время нет, хорошо видно гармонику.
    В даташитовские параметры вписываются. Только я не помню, был тогда трансик на тактовом входе ads6145.
    Нажмите на изображение для увеличения. 

Название:	2-3ГАР.png 
Просмотров:	136 
Размер:	479.9 Кб 
ID:	331770
    Пропустил сигнал генератора NanoVNA через ПЧ фильтрик от СВ станции, послушал уровень второй гармоники на айком 7410. Без преампа слышно на уровне шума, ПЧ sdr панорама встроенная в айком, показала HD2-87dBc. HD3 на 15дБ громче. по этому в SDR_e, HD3 генератором не мерил.
    Измерения генератором SDR_а с ads6145. Tрансформатор на тактовом входе улучает HD2 на 10dBc. Не знаю почему, но с эфира показатели лучше. Возможно ,не достаточно подавлен уровень гармоники генератора.
    Нажмите на изображение для увеличения. 

Название:	2-3ГАР Lo транс.png 
Просмотров:	123 
Размер:	627.3 Кб 
ID:	331771
    ex. RK9UC 73! Александр.

  11. #1718
    Спасибо что поделись результатами
    Цитата Сообщение от UC8U Посмотреть сообщение
    Не знаю почему, но с эфира показатели лучше
    Вероятно из эфира шума подкидывает, дизер оченна благотворно действует на параметры АЦП )
    Последний раз редактировалось EU1SW; 23.03.2020 в 15:00.
    73! Сергей

  12. #1719

    Регистрация
    11.10.2008
    Адрес
    ВИЧУГА
    Сообщений
    478
    Позывной
    ua3uhp
    Ура! на прием заработало ! правда пока только через vac!!

  13. Спасибо от Евгений_vrn


  14. #1720

    Регистрация
    11.10.2008
    Адрес
    ВИЧУГА
    Сообщений
    478
    Позывной
    ua3uhp
    Трансивер заработал полностью! осталось только корпус изготовить! спасибо автору за его труды хороший аппарат!

  15. Спасибо от EU1SW

Страница 172 из 174 ПерваяПервая ... 72122162169170171172173174 ПоследняяПоследняя

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)

Похожие темы

  1. DIY SDR DDC "на коленке", или конструкция выходного дня из модулей с Али
    от EU1SW в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 727
    Последнее сообщение: 28.02.2019, 13:38
  2. Бюджетный DDC/DUC
    от Слесарь в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 74
    Последнее сообщение: 14.08.2016, 23:44
  3. Бюджетный DDC/DUC
    от Слесарь в разделе Технический кабинет
    Ответов: 3
    Последнее сообщение: 10.08.2016, 13:19
  4. SDRstick UDPSDR-HF1/2 DDC+DUC
    от Windk в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 55
    Последнее сообщение: 17.09.2013, 21:50
  5. Очередной DDC/DUC трансивер MakSDR
    от makkosik в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 27
    Последнее сообщение: 30.08.2012, 10:17

Метки этой темы

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •