Страница 121 из 136 ПерваяПервая ... 2171111118119120121122123124131 ... ПоследняяПоследняя
Показано с 1,201 по 1,210 из 1357

Тема: DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

  1. #1

    DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

    EU1SW
    В этой теме предлагается конструкция SDR трансивера из готовых модулей на основе исходных кодов OpenHPSDR & Hermes-Lite, протокол обмена совместим с
    Hermes, управляющая программа PowerSDR mRX PS, проект предоставляет функционал "один приемник с обзором 192 кГц + один передатчик" в полном дуплексе, совместим с программой HermesVNA с функционалом векторного анализатора.

    Скрытый текст

    Основные компоненты: демоплата Altera Cyclone IV EP4CE10, демоплата AD6645 14 бит АЦП, ЦАП - 14 битный DAC904e, модуль PHY Ethernet на чипе LAN8720, из необязательных компонентов - УВЧ на BFG591, ДПФ.
    Для тактирования применен внешний CMOS КГ 96 МГц, который непосредственно распаян на плате АЦП и питается от собственного стабилизатора 3,3 В. FPGA PLL используется для внутреннего тактирования. Плата АЦП модифицирована, установлен антиалиас LC фильтр 35 МГц и трансформатор 1:2. Кш приемника без преампа порядка 30 дБ, с преампом на BFG591 - лучше 8 дБ.
    С нонейм КГ 96 МГц RMDR в 10 кГц порядка -120 дБ, IMD3 на выходе ЦАП лучше -70 дБ dBc на всех КВ диапазонах, спуры и прочий мусор - лучше -80 dBc, выход ЦАП - +5 дБм.
    Предусмотрен вывод демодулированного аудио непосредственно из железа, для минимизации задержек, реализация дельтасигма ЦАП, внешний кодек не нужен, наушники непосредственно с пинов ПЛИС через цепочку из ВЧ дросселя + электролит, отсечь постоянку.
    Распиновку лучше сразу смотреть в архиве проекта, там же и готовые файлы .sof для текущей распиновки, для постоянной прошивки нужно конвертировать в .jic
    Единственный нюанс с пинами, так как входом PLL могут быть только специально предназначенные для этого пины, один из них - 23-й уже занят тактовым генератором 50 МГц, но формально он не нужен, поэтому можно либо отпаять генератор и подать DRY с АЦП на этот 23-й пин, скорректировав проект, либо подать на 24-й, на обратной стороне моей платы есть площадка для второго генератора, именно на ней и выведен 24-й пин.

    Возможен вариант использования как 2 независимых приемника с полосой 96 кГц, с одним либо 2-мя АЦП.


    UPDATE 02.01.18

    Скрытый текст

    Добавлен код формирования огибающей CW непосредственно в FPGA
    Самоконтроль CW в наушниках, подключенных к FPGA
    Управление реле преампа от значения аттенюатора Гермес, аттенюация больше -20 выключает реле
    З.Ы. пины по умолчанию изменены для совместимости с платой, перепаяной на 22к ПЛИС, измените под свою распиновку




    Обновление от 10.02.2018

    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control.zip

    Скрытый текст

    Обновление для 22k
    Расширеные кордики RX/TX (low spurs)
    Фиксированный выходной рейт 192 кгц
    2RX+ 1TX
    cwkey input - вход для вертикального ключа или датчиков CW, semi break, время задержки ptt выставляется в powersdr
    активное состояние - пин на массу, поэтому сразу рекомендую в целях сохранности входов ПЛИС цеплять транзисторный оптрон, а светодиод либо подтягивать к плюсу, если у вас ключ, либо выход датчика с ОК, либо соответственно на массу, если ваш датчик выдает логический уровень.
    Аналогично поступить и со входом ptt_in.
    tune output - выход индикации режима tune, в powersdr необходимо включить опцию apollo (tnx rolin)
    регулировка выходной мощности в режиме Гермес, будет работать как регулировка с передней панели софта, так и калибровка в сетапе по диапазонам.
    DAC_ALC - шимированный выход 0-3,3 вольта
    На выходном пине ПЛИС монтируем делитель, например 4,7 и 3 кОм, что бы привести верхнюю границу к опорному ЦАП 1,25 вольта, и фильтрующую емкость.
    Изменения в обвесе DAC: пин
    INT/EXT (16) поднять с массы и подключить к аналоговому плюсу DAC, сигнал с выхода делителя подать на референсный вход REFIN (17), вход высокоомный, дополнительная блокировка по ВЧ будет не лишняя.
    Не забудьте пожалуйста расставить пины согласно своего хардверного дизайна.
    todo: аудиокодек, медленный АЦП


    Обновление от 11.02.2018
    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control_WM8731_OK. zip

    Скрытый текст

    Обновление для 22k (Tnx Василий UR5KIM! за тестирование и багфикс )
    Теперь микрофон и наушники на борту
    аппаратный I2S кодек Wolfson WM8731, использовалась платка с Али наподобие такой https://ru.aliexpress.com/item/FREE-...674210328.html
    требует доработки, нужно поднять 2 ножки, для перевода контрольного интерфейса в режим SPI
    Для совместимости параллельно оставлен текущий код дельтасигма модуляторов для наушников из предыдущих версий
    О доработке немного позже
    Пожалуйста не забывайте выставлять распиновку в соответствие со своей хардверной конфигурацией.


    Обновление от 16.04.2018, полный фарш от Сергея

    Вложения


    Скрытый текст

    Апдейты для обоих плат,
    в версию 10К включены все последние обновления, увеличена раскачка в телеграфе, вместо отдельного выхода на наушники теперь там живет кодек, ШИМ выход на наушники пришлось убрать, ибо не компилировалось, и больше туда все... )
    в обоих прошивках MCP3202 активен, название сигналов согласно схеме, проверяйте распиновку всех сигналов согласно вашему монтажу, компилируйте и наслаждайтесь отличным приемом )

    Добавлено через 12 минут(ы):

    для того, что бы поправить, в файле hermes_lite_core.v ищем кусок текста, и соответственно убираем палки // где надо, и добавляем где не надо
    Код:

    Код:
    //// w/o slowADC 
    //assign AIN1 = 0; 
    //assign AIN2 = 0; 
    //assign AIN3 = 0; 
    //assign AIN4 = 0; 
    //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end      
    
    //// ADC78H90CIMT 
    //Hermes_ADC ADC_SPI(.clock(pll_12288), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2), .AIN3(AIN3), .AIN4(AIN4), .AIN5(AIN5), .AIN6(AIN6));   
    //// end     
    
    //// MCP3202 tnx N7DDC 
    Angelia_ADC ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI),                    
    .AIN1(AIN1), .AIN2(AIN2)); 
    assign AIN3 = 0; 
    assign AIN4 = 0; 
    assign AIN5 =  200; 
    assign AIN6 = 1000; 
    //// end   
    
    //// MCP3204 
    //Angelia_AD4 ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2));
     //assign AIN3 = 0;
     //assign AIN4 = 0; //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end







    Информация от RX3QFM
    Добавлен хелп по работе с Quartus (версия 15.0 Web Edition) и программированию FPGA





    Информация от UR5KIM
    Схемы и рисунки печатных плат модуля усилителя ВЧ приемника и модуля ЦАП передатчика.

    Скрытый текст

    Файлы корректировались мною после изготовления плат для устранения замеченных недостатков, так что возможно чего-то не учел. Но, надеюсь, что все нормально.
    Схемы в spl, а печатные платы в lay6 форматах. На всякий случай прикладываю файлы схем в графическом виде, а рисунки печаток в pdf файлах. За масштаб при их распечатке не ручаюсь.
    В схеме DAC модуля нарисовано два варианта подключения питания аналоговых узлов микросхемы DAC904E - 3,3 Вольта или 5 Вольт. Эти цепи нарисованы штриховой линией. На печатной плате это подключение нужно сделать, запаяв соответствующую ферритовую бусину. Одновременно должна быть запаяна только одна бусина из двух, помеченных красной точкой на рисунке платы в файле формата lay6!
    Печатки довольно простые, но для облегчения монтажа при наведении указателя мышки на любой элемент в программе SprintLayout подсвечивается номинал этого элемента.
    Платы двухсторонние. Нижняя сторона сплошная фольга, которая используется как общий провод. Она зенкуется в нужных местах под выводы разъемов и перемычки, которая есть на плате усилителя. Подключение элементов к нижнему слою фольги производится короткими отрезками провода или монтажными пистонами, которые пропаиваются с двух сторон платы.
    При изготовлении плат способом ЛУТ рисунки нужно печатать зеркально.
    Подключение микросхемы ЦАП к выводам Альтеры должно соответствовать вашему варианту компиляции программы. Я указал на схеме свой.
    Что непонятно - спрашивайте, постараюсь ответить.






    От RA4UKL. Update 02.01.18
    Желающим собрать плату ADC самостоятельно, пост. Схема даташитная, плата обновлена.




    Флуд в теме будет пресекаться без увещеваний и споров. Не нужно превращать тему в хлам из трепа и "умных" теоретических рассуждений, уводящих тему в словесное болото! В теме ТОЛЬКО о выложенной конструкции и все для нее.
    Последний раз редактировалось UN7RX; 04.11.2018 в 15:46.
    73! Сергей



  2. #1201
    Livas60, День добрый, а что правили если не секрет ?
    Удачи, Живите долго и счастливо. 73!

  3. #1202

    Регистрация
    15.09.2006
    Адрес
    Харьков
    Сообщений
    425
    Позывной
    ur3les
    Файлы Tx_MAC, Rx_MAC, ethernet.

  4. #1203

    Регистрация
    17.08.2006
    Адрес
    Украина, г.Сарны
    Сообщений
    552
    Позывной
    UR5KIM
    Во вложении файл проекта с восстановленным пингом и двумя аттенюаторами -10 и -20dB на входе приемника.
    Напоминаю, что при использовании проекта необходимо изменить в Pin Planner соединение выводов ПЛИС под свое "железо".
    Вложения Вложения
    73! Василий

  5. Спасибо от ra3tes, RC3ZQ, UN7RX

  6. #1204
    Хочу подтвердить, что эта прошивка от Василия у меня стабильно работает уже более месяца. Большое спасибо Василию!
    Юрий.
    P.S. На днях должен получить МСР3202 и тогда проверю подобную прошивку с поддержкой этого АЦП.

  7. #1205
    Для информации: получил микросхемы МСР3202, печатка под нее уже была готова и с некоторыми приключениями, в которых сам виноват, запустил этот узел. В результате все работает как положено и при соответствующей прошивке у всех все заработает без проблем. Спасибо Василию за консультацию, а так же Девиду (Rolin), который как сказал Сергей, предоставил коды для поддержки этого АЦП. Ну и отдельное спасибо Сергею за этот замечательный проект! Теперь все работает в полном объеме.
    Юрий.

  8. #1206
    В этом посте мы приготовим SDR "чемодан" с двумя приемниками, и почти полным функционалом PowerSDR... или слушаем и вещаем без ПК
    Нужно взять распберри пи, можно даже 2-й, сенсорный 5" или 7" дисплей с Али, один оптический валкодер, 2 валкодера с трещетками и кнопками на валу, и восемь отдельных кнопок (купил в чипедипе... эти кнопки не берите, на них надо кулаком давить, и щелкают громко...), USB аудио и Wi-Fi по желанию/необходимости.
    Установить и настроить автозапуск pihpsdr по инструкции отсюда https://github.com/g0orx/pihpsdr
    Радоваться )
    я собрал действующий макет в отдельной коробке из чипадипа, что б под рукой на столе было, или на тумбочку прикроватную поставить, "голос Америки" на ночь послушать )
    но никто не мешает смонтировать в одном ящике с трансивером.
    можно дисплей без сенсора, подключить мышь
    и немножечко рукожопства для пруфа

    Добавлено через 30 минут(ы):

    В pihpsdr в makefile есть опция "RADIOBERRY", что подразумевает обмен с FPGA по SPI, не используя Ethernet... но настоящий "чемоданный" SDR "безПК" из распберри ПИ и модулей с АЛИ мы будем готовить несколько позднее...
    Миниатюры Миниатюры Нажмите на изображение для увеличения. 

Название:	C_Data_Users_DefApps_AppData_Local_Packages_Microsoft.SkypeApp_kzf8qxf38zg5c_LocalState_16601115.jpg 
Просмотров:	198 
Размер:	302.5 Кб 
ID:	293840   Нажмите на изображение для увеличения. 

Название:	C_Data_Users_DefApps_AppData_Local_Packages_Microsoft.SkypeApp_kzf8qxf38zg5c_LocalState_88566d84.jpg 
Просмотров:	204 
Размер:	307.4 Кб 
ID:	293841  
    Последний раз редактировалось EU1SW; 05.08.2018 в 20:51.
    73! Сергей

  9. Спасибо от Aivarss, Livas60, R3DI, rolin, RV3DLX, Silverio, UN7RX, UR7HBP, UT0UM

  10. #1207
    Аватар для rolin
    Регистрация
    08.11.2007
    Адрес
    Seattle, WA
    Сообщений
    3,214
    Позывной
    N7DDC
    Цитата Сообщение от EU1SW Посмотреть сообщение
    но настоящий "чемоданный" SDR "безПК" из распберри ПИ и модулей с АЛИ мы будем готовить несколько позднее...
    Крайне было бы интересно узнать как поведет себя распберри в качестве источника помех рядом с платами приемника. Если можно, побольше исследований на этот счет. Заранее спасибо.

  11. #1208
    А вот у дяденьки и спросите напрямую https://github.com/pa3gsb/Radioberry...ster/README.md
    Чего тянуть то...
    73! Сергей

  12. #1209
    С платой по ссылке тут вот вроде начинали, но все так и стихло. Сергей, кстати и там кое что успел предложить. Так что с ТОЙ платой всем желающим именно в указанную тему.
    Последний раз редактировалось UN7RX; 06.08.2018 в 05:36.


  13. #1210
    Цитата Сообщение от rolin Посмотреть сообщение
    как поведет себя распберри в качестве источника помех рядом с платами приемника.
    Скорее вего ни как, Аналог до АЦП, дальше цыфра, уровни большие, помех не будет. Сейчас вне устройства помех много больше. Сама ПЛИС не слыбй источник помех, тем не менее, у Вас в Одисее, она на одной плате стоит с АЦП, Все нормально будет .
    ИМХО.
    Удачи, Живите долго и счастливо. 73!

Страница 121 из 136 ПерваяПервая ... 2171111118119120121122123124131 ... ПоследняяПоследняя

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 3 (пользователей: 0 , гостей: 3)

Похожие темы

  1. DIY SDR DDC "на коленке", или конструкция выходного дня из модулей с Али
    от EU1SW в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 721
    Последнее сообщение: 19.01.2018, 18:34
  2. Бюджетный DDC/DUC
    от Слесарь в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 74
    Последнее сообщение: 14.08.2016, 23:44
  3. Бюджетный DDC/DUC
    от Слесарь в разделе Технический кабинет
    Ответов: 3
    Последнее сообщение: 10.08.2016, 13:19
  4. SDRstick UDPSDR-HF1/2 DDC+DUC
    от Windk в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 55
    Последнее сообщение: 17.09.2013, 21:50
  5. Очередной DDC/DUC трансивер MakSDR
    от makkosik в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 27
    Последнее сообщение: 30.08.2012, 10:17

Метки этой темы

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •