Страница 20 из 132 ПерваяПервая ... 10171819202122233070120 ... ПоследняяПоследняя
Показано с 191 по 200 из 1312

Тема: DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

  1. #1

    DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

    EU1SW
    В этой теме предлагается конструкция SDR трансивера из готовых модулей на основе исходных кодов OpenHPSDR & Hermes-Lite, протокол обмена совместим с
    Hermes, управляющая программа PowerSDR mRX PS, проект предоставляет функционал "один приемник с обзором 192 кГц + один передатчик" в полном дуплексе, совместим с программой HermesVNA с функционалом векторного анализатора.

    Скрытый текст

    Основные компоненты: демоплата Altera Cyclone IV EP4CE10, демоплата AD6645 14 бит АЦП, ЦАП - 14 битный DAC904e, модуль PHY Ethernet на чипе LAN8720, из необязательных компонентов - УВЧ на BFG591, ДПФ.
    Для тактирования применен внешний CMOS КГ 96 МГц, который непосредственно распаян на плате АЦП и питается от собственного стабилизатора 3,3 В. FPGA PLL используется для внутреннего тактирования. Плата АЦП модифицирована, установлен антиалиас LC фильтр 35 МГц и трансформатор 1:2. Кш приемника без преампа порядка 30 дБ, с преампом на BFG591 - лучше 8 дБ.
    С нонейм КГ 96 МГц RMDR в 10 кГц порядка -120 дБ, IMD3 на выходе ЦАП лучше -70 дБ dBc на всех КВ диапазонах, спуры и прочий мусор - лучше -80 dBc, выход ЦАП - +5 дБм.
    Предусмотрен вывод демодулированного аудио непосредственно из железа, для минимизации задержек, реализация дельтасигма ЦАП, внешний кодек не нужен, наушники непосредственно с пинов ПЛИС через цепочку из ВЧ дросселя + электролит, отсечь постоянку.
    Распиновку лучше сразу смотреть в архиве проекта, там же и готовые файлы .sof для текущей распиновки, для постоянной прошивки нужно конвертировать в .jic
    Единственный нюанс с пинами, так как входом PLL могут быть только специально предназначенные для этого пины, один из них - 23-й уже занят тактовым генератором 50 МГц, но формально он не нужен, поэтому можно либо отпаять генератор и подать DRY с АЦП на этот 23-й пин, скорректировав проект, либо подать на 24-й, на обратной стороне моей платы есть площадка для второго генератора, именно на ней и выведен 24-й пин.

    Возможен вариант использования как 2 независимых приемника с полосой 96 кГц, с одним либо 2-мя АЦП.


    UPDATE 02.01.18

    Скрытый текст

    Добавлен код формирования огибающей CW непосредственно в FPGA
    Самоконтроль CW в наушниках, подключенных к FPGA
    Управление реле преампа от значения аттенюатора Гермес, аттенюация больше -20 выключает реле
    З.Ы. пины по умолчанию изменены для совместимости с платой, перепаяной на 22к ПЛИС, измените под свою распиновку




    Обновление от 10.02.2018

    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control.zip

    Скрытый текст

    Обновление для 22k
    Расширеные кордики RX/TX (low spurs)
    Фиксированный выходной рейт 192 кгц
    2RX+ 1TX
    cwkey input - вход для вертикального ключа или датчиков CW, semi break, время задержки ptt выставляется в powersdr
    активное состояние - пин на массу, поэтому сразу рекомендую в целях сохранности входов ПЛИС цеплять транзисторный оптрон, а светодиод либо подтягивать к плюсу, если у вас ключ, либо выход датчика с ОК, либо соответственно на массу, если ваш датчик выдает логический уровень.
    Аналогично поступить и со входом ptt_in.
    tune output - выход индикации режима tune, в powersdr необходимо включить опцию apollo (tnx rolin)
    регулировка выходной мощности в режиме Гермес, будет работать как регулировка с передней панели софта, так и калибровка в сетапе по диапазонам.
    DAC_ALC - шимированный выход 0-3,3 вольта
    На выходном пине ПЛИС монтируем делитель, например 4,7 и 3 кОм, что бы привести верхнюю границу к опорному ЦАП 1,25 вольта, и фильтрующую емкость.
    Изменения в обвесе DAC: пин
    INT/EXT (16) поднять с массы и подключить к аналоговому плюсу DAC, сигнал с выхода делителя подать на референсный вход REFIN (17), вход высокоомный, дополнительная блокировка по ВЧ будет не лишняя.
    Не забудьте пожалуйста расставить пины согласно своего хардверного дизайна.
    todo: аудиокодек, медленный АЦП


    Обновление от 11.02.2018
    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control_WM8731_OK. zip

    Скрытый текст

    Обновление для 22k (Tnx Василий UR5KIM! за тестирование и багфикс )
    Теперь микрофон и наушники на борту
    аппаратный I2S кодек Wolfson WM8731, использовалась платка с Али наподобие такой https://ru.aliexpress.com/item/FREE-...674210328.html
    требует доработки, нужно поднять 2 ножки, для перевода контрольного интерфейса в режим SPI
    Для совместимости параллельно оставлен текущий код дельтасигма модуляторов для наушников из предыдущих версий
    О доработке немного позже
    Пожалуйста не забывайте выставлять распиновку в соответствие со своей хардверной конфигурацией.


    Обновление от 16.04.2018, полный фарш от Сергея

    Вложения


    Скрытый текст

    Апдейты для обоих плат,
    в версию 10К включены все последние обновления, увеличена раскачка в телеграфе, вместо отдельного выхода на наушники теперь там живет кодек, ШИМ выход на наушники пришлось убрать, ибо не компилировалось, и больше туда все... )
    в обоих прошивках MCP3202 активен, название сигналов согласно схеме, проверяйте распиновку всех сигналов согласно вашему монтажу, компилируйте и наслаждайтесь отличным приемом )

    Добавлено через 12 минут(ы):

    для того, что бы поправить, в файле hermes_lite_core.v ищем кусок текста, и соответственно убираем палки // где надо, и добавляем где не надо
    Код:

    Код:
    //// w/o slowADC 
    //assign AIN1 = 0; 
    //assign AIN2 = 0; 
    //assign AIN3 = 0; 
    //assign AIN4 = 0; 
    //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end      
    
    //// ADC78H90CIMT 
    //Hermes_ADC ADC_SPI(.clock(pll_12288), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2), .AIN3(AIN3), .AIN4(AIN4), .AIN5(AIN5), .AIN6(AIN6));   
    //// end     
    
    //// MCP3202 tnx N7DDC 
    Angelia_ADC ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI),                    
    .AIN1(AIN1), .AIN2(AIN2)); 
    assign AIN3 = 0; 
    assign AIN4 = 0; 
    assign AIN5 =  200; 
    assign AIN6 = 1000; 
    //// end   
    
    //// MCP3204 
    //Angelia_AD4 ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2));
     //assign AIN3 = 0;
     //assign AIN4 = 0; //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end







    Информация от RX3QFM
    Добавлен хелп по работе с Quartus (версия 15.0 Web Edition) и программированию FPGA





    Информация от UR5KIM
    Схемы и рисунки печатных плат модуля усилителя ВЧ приемника и модуля ЦАП передатчика.

    Скрытый текст

    Файлы корректировались мною после изготовления плат для устранения замеченных недостатков, так что возможно чего-то не учел. Но, надеюсь, что все нормально.
    Схемы в spl, а печатные платы в lay6 форматах. На всякий случай прикладываю файлы схем в графическом виде, а рисунки печаток в pdf файлах. За масштаб при их распечатке не ручаюсь.
    В схеме DAC модуля нарисовано два варианта подключения питания аналоговых узлов микросхемы DAC904E - 3,3 Вольта или 5 Вольт. Эти цепи нарисованы штриховой линией. На печатной плате это подключение нужно сделать, запаяв соответствующую ферритовую бусину. Одновременно должна быть запаяна только одна бусина из двух, помеченных красной точкой на рисунке платы в файле формата lay6!
    Печатки довольно простые, но для облегчения монтажа при наведении указателя мышки на любой элемент в программе SprintLayout подсвечивается номинал этого элемента.
    Платы двухсторонние. Нижняя сторона сплошная фольга, которая используется как общий провод. Она зенкуется в нужных местах под выводы разъемов и перемычки, которая есть на плате усилителя. Подключение элементов к нижнему слою фольги производится короткими отрезками провода или монтажными пистонами, которые пропаиваются с двух сторон платы.
    При изготовлении плат способом ЛУТ рисунки нужно печатать зеркально.
    Подключение микросхемы ЦАП к выводам Альтеры должно соответствовать вашему варианту компиляции программы. Я указал на схеме свой.
    Что непонятно - спрашивайте, постараюсь ответить.




    Обновление от 11.02.2018 - доработка аудиокодека

    Полная схема соединений малосигнальной части готового варианта и описание от 14.02.18




    От RA4UKL. Update 02.01.18
    Желающим собрать плату ADC самостоятельно, пост. Схема даташитная, плата обновлена.




    Флуд в теме будет пресекаться без увещеваний и споров. Не нужно превращать тему в хлам из трепа и "умных" теоретических рассуждений, уводящих тему в словесное болото! В теме ТОЛЬКО о выложенной конструкции и все для нее.
    Последний раз редактировалось UN7RX; 26.04.2018 в 16:55.
    73! Сергей



  2. #191
    Я смотрел ПО автора и... закрывал, взял оригинальный Hermes-lite и допиливал его. Могу выложить, если кому интересно.
    Но бесценный труд Сергея по поиску подходящего недорогого АЦП и плат никак нельзя списывать со счетов.

  3. #192
    Разумеется это будет интересно, если применимо напрямую к "железу" используемую Сергеем. Есть же (и еще обязательно будут) варианты обвеса дополнительными узлами, предлагаемые в теме, почему не быть варианту ПО. Единственный момент - если это требует каких то изменений, если это можно (и нужно) развивать отдельно, может есть резон сделать отдельную тему? Выложите свой вариант, там посмотрим в каком направлении следовать. Чем больше выбор, тем лучше, лишь бы он не привел к парадоксу Буриданова осла.

  4. Спасибо от rz0si

  5. #193
    Цитата Сообщение от romanetz Посмотреть сообщение
    Но бесценный труд Сергея по поиску подходящего недорогого АЦП и плат никак нельзя списывать со счетов.
    Ооо, спасибо за высокую оценку результатов моего труда, мне, как говнокодеру самоучке, будет несравнимо проще загрузить правильный код, компактнее, и больше функций, который, я надеюсь, нам сделают подарок и покажут, и больше не тратить время на решение несвойственных мне по роду деятельности задач )
    З.Ы. Собственно тему можно закрывать, откреплять, и сливать в унитаз.
    73! Сергей

  6. #194
    Цитата Сообщение от EU1SW Посмотреть сообщение
    ...
    З.Ы. Собственно тему можно закрывать, откреплять, и сливать в унитаз.
    Сергей, не обращайте внимания на комбинатора (хотел бы выложить код - уже сделал бы). Тут есть что еще попробовать.
    Меня лично интересует:
    1. попробовать как а Вашем 5-м посту темы - Pi3+SPI. что именно требуется по шагам?
    2. прием на 2-х АЦП - как синхронизировать (это вдруг если Е22 плата все-таки будет отправлена продавцом)
    Сергей M0TLN, ex. M3WNX, ex. 2E0KGB, EPC3983,30MDG2989, ES1SRG/ES2SRG

  7. #195
    Цитата Сообщение от M0TLN Посмотреть сообщение
    прием на 2-х АЦП - как синхронизировать
    Нет там особых подводных камней, добавляется второй регистр защелка по сигналу DRY второго АЦП, пин для этого сигнала, и второму приемнику передать данные из этого регистра, Владимира RX3QFM можно попросить выложить кусок исходника для иллюстрации принципа, у него уже работает достаточно давно такая конфигурация
    Цитата Сообщение от M0TLN Посмотреть сообщение
    попробовать как а Вашем 5-м посту темы - Pi3+SPI. что именно требуется по шагам?
    я делал это достаточно давно, сейчас уже не вспомню, да и автор того софта с тех пор немного изменил конфигурацию, добавил второй приемник, нужно заново все читать и собирать
    73! Сергей

  8. #196

    Регистрация
    17.08.2006
    Адрес
    Украина, г.Сарны
    Сообщений
    538
    Позывной
    UR5KIM
    Цитата Сообщение от ko85xm Саша Посмотреть сообщение
    А что за генератор? где покупали ?
    Генератор:
    https://www.abracon.com/Precisiontiming/ABLNO.pdf

    Покупал здесь:
    http://evocom.ua/rus/eshop/view/716407?

    Сергей, различные варианты (SPI, LAN) с PI3 тоже очень интересуют. PI3 и 7'' дисплей для нее в наличии.
    Последний раз редактировалось Livas60; 10.10.2017 в 10:34.
    73! Василий

  9. Спасибо от ko85xm Саша, UN7RX

  10. #197
    Цитата Сообщение от Livas60 Посмотреть сообщение
    Покупал здесь:
    Что по срокам доставки вышло? С виду контора какая-то подозрительная, как перекупщик где-то из китая на заказ...

  11. #198

    Регистрация
    17.08.2006
    Адрес
    Украина, г.Сарны
    Сообщений
    538
    Позывной
    UR5KIM
    Поставка генератора была с Диджикей. Даже диджикеевскую упаковку не меняли. Срок доставки порядка 10-ти дней.
    Цена, кстати, практически такая же была, как и у американцев на момент покупки. Сейчас есть на Диджикей дешевле.
    73! Василий

  12. Спасибо от Serg, UT0UM

  13. #199

    Регистрация
    18.06.2015
    Адрес
    Челябинск
    Сообщений
    9
    Позывной
    RX9A
    Цитата Сообщение от M0TLN Посмотреть сообщение
    Pi3+SPI
    Тоже ОООчень сильно интересует (понимаю что для такой работы нужно много времени , но вдруг )


  14. #200
    RX3QFM, Владимир, подскажите, вы написали что при применении УВЧ на BFG591 на выходе будет около 40мВт, почему? Если Ку 16дБ, а на выходе ЦАП +5дБм, т.е. около 3мВт, то должно получиться около 100-120мВт, нет?

Страница 20 из 132 ПерваяПервая ... 10171819202122233070120 ... ПоследняяПоследняя

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)

Похожие темы

  1. DIY SDR DDC "на коленке", или конструкция выходного дня из модулей с Али
    от EU1SW в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 721
    Последнее сообщение: 19.01.2018, 18:34
  2. Бюджетный DDC/DUC
    от Слесарь в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 74
    Последнее сообщение: 14.08.2016, 23:44
  3. Бюджетный DDC/DUC
    от Слесарь в разделе Технический кабинет
    Ответов: 3
    Последнее сообщение: 10.08.2016, 13:19
  4. SDRstick UDPSDR-HF1/2 DDC+DUC
    от Windk в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 55
    Последнее сообщение: 17.09.2013, 21:50
  5. Очередной DDC/DUC трансивер MakSDR
    от makkosik в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 27
    Последнее сообщение: 30.08.2012, 10:17

Метки этой темы

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •