Страница 51 из 158 ПерваяПервая ... 414849505152535461101151 ... ПоследняяПоследняя
Показано с 501 по 510 из 1579

Тема: DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

  1. #1

    DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

    EU1SW
    В этой теме предлагается конструкция SDR трансивера из готовых модулей на основе исходных кодов OpenHPSDR & Hermes-Lite, протокол обмена совместим с
    Hermes, управляющая программа PowerSDR mRX PS, проект предоставляет функционал "один приемник с обзором 192 кГц + один передатчик" в полном дуплексе, совместим с программой HermesVNA с функционалом векторного анализатора.

    Скрытый текст

    Основные компоненты: демоплата Altera Cyclone IV EP4CE10, демоплата AD6645 14 бит АЦП, ЦАП - 14 битный DAC904e, модуль PHY Ethernet на чипе LAN8720, из необязательных компонентов - УВЧ на BFG591, ДПФ.
    Для тактирования применен внешний CMOS КГ 96 МГц, который непосредственно распаян на плате АЦП и питается от собственного стабилизатора 3,3 В. FPGA PLL используется для внутреннего тактирования. Плата АЦП модифицирована, установлен антиалиас LC фильтр 35 МГц и трансформатор 1:2. Кш приемника без преампа порядка 30 дБ, с преампом на BFG591 - лучше 8 дБ.
    С нонейм КГ 96 МГц RMDR в 10 кГц порядка -120 дБ, IMD3 на выходе ЦАП лучше -70 дБ dBc на всех КВ диапазонах, спуры и прочий мусор - лучше -80 dBc, выход ЦАП - +5 дБм.
    Предусмотрен вывод демодулированного аудио непосредственно из железа, для минимизации задержек, реализация дельтасигма ЦАП, внешний кодек не нужен, наушники непосредственно с пинов ПЛИС через цепочку из ВЧ дросселя + электролит, отсечь постоянку.
    Распиновку лучше сразу смотреть в архиве проекта, там же и готовые файлы .sof для текущей распиновки, для постоянной прошивки нужно конвертировать в .jic
    Единственный нюанс с пинами, так как входом PLL могут быть только специально предназначенные для этого пины, один из них - 23-й уже занят тактовым генератором 50 МГц, но формально он не нужен, поэтому можно либо отпаять генератор и подать DRY с АЦП на этот 23-й пин, скорректировав проект, либо подать на 24-й, на обратной стороне моей платы есть площадка для второго генератора, именно на ней и выведен 24-й пин.

    Возможен вариант использования как 2 независимых приемника с полосой 96 кГц, с одним либо 2-мя АЦП.


    UPDATE 02.01.18

    Скрытый текст

    Добавлен код формирования огибающей CW непосредственно в FPGA
    Самоконтроль CW в наушниках, подключенных к FPGA
    Управление реле преампа от значения аттенюатора Гермес, аттенюация больше -20 выключает реле
    З.Ы. пины по умолчанию изменены для совместимости с платой, перепаяной на 22к ПЛИС, измените под свою распиновку




    Обновление от 10.02.2018

    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control.zip

    Скрытый текст

    Обновление для 22k
    Расширеные кордики RX/TX (low spurs)
    Фиксированный выходной рейт 192 кгц
    2RX+ 1TX
    cwkey input - вход для вертикального ключа или датчиков CW, semi break, время задержки ptt выставляется в powersdr
    активное состояние - пин на массу, поэтому сразу рекомендую в целях сохранности входов ПЛИС цеплять транзисторный оптрон, а светодиод либо подтягивать к плюсу, если у вас ключ, либо выход датчика с ОК, либо соответственно на массу, если ваш датчик выдает логический уровень.
    Аналогично поступить и со входом ptt_in.
    tune output - выход индикации режима tune, в powersdr необходимо включить опцию apollo (tnx rolin)
    регулировка выходной мощности в режиме Гермес, будет работать как регулировка с передней панели софта, так и калибровка в сетапе по диапазонам.
    DAC_ALC - шимированный выход 0-3,3 вольта
    На выходном пине ПЛИС монтируем делитель, например 4,7 и 3 кОм, что бы привести верхнюю границу к опорному ЦАП 1,25 вольта, и фильтрующую емкость.
    Изменения в обвесе DAC: пин
    INT/EXT (16) поднять с массы и подключить к аналоговому плюсу DAC, сигнал с выхода делителя подать на референсный вход REFIN (17), вход высокоомный, дополнительная блокировка по ВЧ будет не лишняя.
    Не забудьте пожалуйста расставить пины согласно своего хардверного дизайна.
    todo: аудиокодек, медленный АЦП


    Обновление от 11.02.2018
    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control_WM8731_OK. zip

    Скрытый текст

    Обновление для 22k (Tnx Василий UR5KIM! за тестирование и багфикс )
    Теперь микрофон и наушники на борту
    аппаратный I2S кодек Wolfson WM8731, использовалась платка с Али наподобие такой https://ru.aliexpress.com/item/FREE-...674210328.html
    требует доработки, нужно поднять 2 ножки, для перевода контрольного интерфейса в режим SPI
    Для совместимости параллельно оставлен текущий код дельтасигма модуляторов для наушников из предыдущих версий
    О доработке немного позже
    Пожалуйста не забывайте выставлять распиновку в соответствие со своей хардверной конфигурацией.


    Обновление от 16.04.2018, полный фарш от Сергея

    Вложения


    Скрытый текст

    Апдейты для обоих плат,
    в версию 10К включены все последние обновления, увеличена раскачка в телеграфе, вместо отдельного выхода на наушники теперь там живет кодек, ШИМ выход на наушники пришлось убрать, ибо не компилировалось, и больше туда все... )
    в обоих прошивках MCP3202 активен, название сигналов согласно схеме, проверяйте распиновку всех сигналов согласно вашему монтажу, компилируйте и наслаждайтесь отличным приемом )

    Добавлено через 12 минут(ы):

    для того, что бы поправить, в файле hermes_lite_core.v ищем кусок текста, и соответственно убираем палки // где надо, и добавляем где не надо
    Код:

    Код:
    //// w/o slowADC 
    //assign AIN1 = 0; 
    //assign AIN2 = 0; 
    //assign AIN3 = 0; 
    //assign AIN4 = 0; 
    //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end      
    
    //// ADC78H90CIMT 
    //Hermes_ADC ADC_SPI(.clock(pll_12288), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2), .AIN3(AIN3), .AIN4(AIN4), .AIN5(AIN5), .AIN6(AIN6));   
    //// end     
    
    //// MCP3202 tnx N7DDC 
    Angelia_ADC ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI),                    
    .AIN1(AIN1), .AIN2(AIN2)); 
    assign AIN3 = 0; 
    assign AIN4 = 0; 
    assign AIN5 =  200; 
    assign AIN6 = 1000; 
    //// end   
    
    //// MCP3204 
    //Angelia_AD4 ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2));
     //assign AIN3 = 0;
     //assign AIN4 = 0; //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end







    Информация от RX3QFM
    Добавлен хелп по работе с Quartus (версия 15.0 Web Edition) и программированию FPGA





    Информация от UR5KIM
    Схемы и рисунки печатных плат модуля усилителя ВЧ приемника и модуля ЦАП передатчика.

    Скрытый текст

    Файлы корректировались мною после изготовления плат для устранения замеченных недостатков, так что возможно чего-то не учел. Но, надеюсь, что все нормально.
    Схемы в spl, а печатные платы в lay6 форматах. На всякий случай прикладываю файлы схем в графическом виде, а рисунки печаток в pdf файлах. За масштаб при их распечатке не ручаюсь.
    В схеме DAC модуля нарисовано два варианта подключения питания аналоговых узлов микросхемы DAC904E - 3,3 Вольта или 5 Вольт. Эти цепи нарисованы штриховой линией. На печатной плате это подключение нужно сделать, запаяв соответствующую ферритовую бусину. Одновременно должна быть запаяна только одна бусина из двух, помеченных красной точкой на рисунке платы в файле формата lay6!
    Печатки довольно простые, но для облегчения монтажа при наведении указателя мышки на любой элемент в программе SprintLayout подсвечивается номинал этого элемента.
    Платы двухсторонние. Нижняя сторона сплошная фольга, которая используется как общий провод. Она зенкуется в нужных местах под выводы разъемов и перемычки, которая есть на плате усилителя. Подключение элементов к нижнему слою фольги производится короткими отрезками провода или монтажными пистонами, которые пропаиваются с двух сторон платы.
    При изготовлении плат способом ЛУТ рисунки нужно печатать зеркально.
    Подключение микросхемы ЦАП к выводам Альтеры должно соответствовать вашему варианту компиляции программы. Я указал на схеме свой.
    Что непонятно - спрашивайте, постараюсь ответить.






    От RA4UKL. Update 02.01.18
    Желающим собрать плату ADC самостоятельно, пост. Схема даташитная, плата обновлена.




    Комментарий модератора

    1. UN7RX:
    2. Всех предупреждаю - авторские ветки на CQHAM будут модерироваться предельно жестко. Если вам что-то не нравится, вы в них просто не заходите, а за наезды на авторов будут баны вплоть до пожизненных. Никаких шуток!
    Последний раз редактировалось UN7RX; 08.04.2019 в 19:57.
    73! Сергей



  2. #501
    Аватар для WladN
    Регистрация
    19.04.2007
    Адрес
    Караганда.Владимир Наливайко.
    Сообщений
    2,035
    Позывной
    UN7PV
    Цитата Сообщение от UN7RX Посмотреть сообщение
    RC3ZQ, Сергей, это плата аппаратного интерфейса к PowerSDR. Разработка Николая, RA3PKJ.
    Роберт,а Вы пытали ее с новыми версиями прог? Можно в личку,но мне кажется и в этой теме многим пригодится,если все будет ок .
    Последний раз редактировалось WladN; 31.12.2017 в 08:00.
    Владимир.

  3. #502
    Нет, так как меня интересует только PowerSDR mRX PS, на сайте Николая есть версия специально для нее. Тут подробнее.

  4. #503

    Регистрация
    15.02.2014
    Адрес
    Алексеевка
    Сообщений
    1,276
    Позывной
    RC3ZQ
    UN7RX,
    Роберт, доброго дня! С Наступившим Новым Годом!
    У Вас платка УВЧ на BFG591 имеется в lay формате?
    Если есть, выложите пожалуйста.
    А то что есть в первом посту там в pdf и не понятно какие где детальки.
    Спасибо.

  5. #504
    RC3ZQ, это Вы явно перепраздновали. Первый же пункт в закрепленном первом посту - плата в lay.
    Нажмите на изображение для увеличения. 

Название:	Firefox_Screenshot_2018-01-01T14-02-43.893Z.png 
Просмотров:	636 
Размер:	4.4 Кб 
ID:	278291

  6. #505

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    197
    Позывной
    RX3QFM
    Цитата Сообщение от rz3qs Посмотреть сообщение
    Владимир, не болеть в Новом
    Жень, большое спасибо! Оно, конечно крайне актуально, эх... Тебе и семье тоже могучего здоровья, да и вообще чтобы все было хорошо. Жаль давно не виделись, ну может как-нибудь сложится.

    Добавлено через 6 минут(ы):

    Что касается условий при каких пробовал подавление. Антенны GP на 40 м и вертикальная дельта на 40 м, разнесенные на 20 м в пространстве (этого более чем достаточно для фазового подавления).
    Просто фазовая компенсация отлично работает (и так было у меня еще 10 лет назад), когда 1 мощная помеха идет с одного направления. Но когда куча мощных помех с многих направлений, это уже таким методом не давится, увы.
    Подавление от моего локального импульсного БП около 50дБ. А подавление (простите за мой "французский") общего срача, ну 6-12 дБ от силы, как повезет.
    Я смотрел твой ролик на ютюбе. Да, там много лучше. Но как мне кажется, у тебя основная помеха идет от ЖД, т.е. с одного направления. Вот оно и давит хорошо.

    Цитата Сообщение от khach Посмотреть сообщение
    В протоколе это напрямую не реализовано, но можно писать частоты в несуществующие фейковые приемники ( протокол их вроде до 12 штук допускает) и использовать это фейковое значение частоты в качестве сдвига фазы NCO.
    Это вариант для сохранения совместимости с существующим софтом.
    Вот думал, думал, и никак не могу понять, а в чем преимущество двигать фазу в кордике? Просто не доходит (новогодний эффект что ли..).

    Добавлено через 12 минут(ы):

    Цитата Сообщение от RC3ZQ Посмотреть сообщение
    У Вас платка УВЧ на BFG591 имеется в lay формате?
    Рисовал схемы и платы разводил в P-CAD еще со времен 286-х процессоров, и до сих пор не фанат его интерфейса, хотя это индустриальный стандарт почти до сего дня.
    Всем любителям Sprintlayout очень рекомендую для простых проектов освоить DipTrace. Это небо и земля по многим параметрам, хотя тоже есть недостатки. Но порог вхождения очень низкий (просто прочитать хэлп), а удобств очень много (основное - огромная база компонентов, очень легко реализуются дополнения в библиотеки, есть ECO, но увы в 1 сторону из схемы в разводку). Все не расскажешь, лучше попробовать.
    Последний раз редактировалось RX3QFM; 01.01.2018 в 17:36.
    73! Владимир.

  7. #506

    Регистрация
    15.02.2014
    Адрес
    Алексеевка
    Сообщений
    1,276
    Позывной
    RC3ZQ
    Цитата Сообщение от UN7RX Посмотреть сообщение
    RC3ZQ, это Вы явно перепраздновали.
    каюсь виноват. и вроди как и не пил много.... не обратил внимания что в файле две платы...
    Спасибо!

  8. #507
    Именно по этому модераторы призывают обсуждать в темах подробности реально существующей конструкции, а не теоретические рассуждения о том, как могло бы быть, если бы ... Бла, бла, бла... Дабы "рассуждения профи" не смущали тех, кто тему читает раз в полгода )
    В PowerSDR реализован определенный функционал, железо реализует интерфейсы для этого функционала, в результате все работает штатно, как и в Ананах, Анжелиях, Красных Питайях, и прочих аппаратах, т.к. это программно определяемое радио. За каким бесом надо передавать в железо фазу кордиков мне неведомо, кроме как смешивать 2канала прямо на борту, но для этого недостаточно только фазы, нужно еще и амплитуду передавать. В результате это все блаблабла очередные фантазии, а Вам уже печаль, и резкая нужда в допиливании софта... ((( При том, что даже не пробовали работать.
    Последний раз редактировалось EU1SW; 02.01.2018 в 08:33.
    73! Сергей

  9. #508
    Еще раз предупреждаю -

    Комментарий модератора

    1. UN7RX:
    2. в данной теме обсуждается только и исключительно конструкция на базе железа и софта предложенные Сергеем.
    Приветствуются любые дополнения и модификации, как те что предложили Василий UR5KIM и Владимир RX3QFM.Но все остальное - за бортом темы!
    Не нравится вам концепция, железо или софт - открываете свою тему и восхищаете народ своим гением и прозорливостью. Здесь подобные разглогольствования будут приравниваться к троллингу и преднамеренному забиванию темы спамом. Не обижайтесь потом!

  10. #509
    Как в PowerSDR mRX вывести звук на звуковую карту, а не на трансивер?


  11. #510
    Это приколы новогодние видимо... Спросите в теме посвященной поверсдр, либо загуглите. Элементарные ж вещи... В меню VAC поставить галку, и выбрать желаемый программный интерфейс ЗК.
    Последний раз редактировалось EU1SW; 02.01.2018 в 11:15.
    73! Сергей

Страница 51 из 158 ПерваяПервая ... 414849505152535461101151 ... ПоследняяПоследняя

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 2 (пользователей: 1 , гостей: 1)

  1. ua3aay

Похожие темы

  1. DIY SDR DDC "на коленке", или конструкция выходного дня из модулей с Али
    от EU1SW в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 727
    Последнее сообщение: 28.02.2019, 13:38
  2. Бюджетный DDC/DUC
    от Слесарь в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 74
    Последнее сообщение: 14.08.2016, 23:44
  3. Бюджетный DDC/DUC
    от Слесарь в разделе Технический кабинет
    Ответов: 3
    Последнее сообщение: 10.08.2016, 13:19
  4. SDRstick UDPSDR-HF1/2 DDC+DUC
    от Windk в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 55
    Последнее сообщение: 17.09.2013, 21:50
  5. Очередной DDC/DUC трансивер MakSDR
    от makkosik в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 27
    Последнее сообщение: 30.08.2012, 10:17

Метки этой темы

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •