Страница 83 из 123 ПерваяПервая ... 33738081828384858693 ... ПоследняяПоследняя
Показано с 821 по 830 из 1222

Тема: DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

  1. #1

    DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

    EU1SW
    В этой теме предлагается конструкция SDR трансивера из готовых модулей на основе исходных кодов OpenHPSDR & Hermes-Lite, протокол обмена совместим с
    Hermes, управляющая программа PowerSDR mRX PS, проект предоставляет функционал "один приемник с обзором 192 кГц + один передатчик" в полном дуплексе, совместим с программой HermesVNA с функционалом векторного анализатора.

    Скрытый текст

    Основные компоненты: демоплата Altera Cyclone IV EP4CE10, демоплата AD6645 14 бит АЦП, ЦАП - 14 битный DAC904e, модуль PHY Ethernet на чипе LAN8720, из необязательных компонентов - УВЧ на BFG591, ДПФ.
    Для тактирования применен внешний CMOS КГ 96 МГц, который непосредственно распаян на плате АЦП и питается от собственного стабилизатора 3,3 В. FPGA PLL используется для внутреннего тактирования. Плата АЦП модифицирована, установлен антиалиас LC фильтр 35 МГц и трансформатор 1:2. Кш приемника без преампа порядка 30 дБ, с преампом на BFG591 - лучше 8 дБ.
    С нонейм КГ 96 МГц RMDR в 10 кГц порядка -120 дБ, IMD3 на выходе ЦАП лучше -70 дБ dBc на всех КВ диапазонах, спуры и прочий мусор - лучше -80 dBc, выход ЦАП - +5 дБм.
    Предусмотрен вывод демодулированного аудио непосредственно из железа, для минимизации задержек, реализация дельтасигма ЦАП, внешний кодек не нужен, наушники непосредственно с пинов ПЛИС через цепочку из ВЧ дросселя + электролит, отсечь постоянку.
    Распиновку лучше сразу смотреть в архиве проекта, там же и готовые файлы .sof для текущей распиновки, для постоянной прошивки нужно конвертировать в .jic
    Единственный нюанс с пинами, так как входом PLL могут быть только специально предназначенные для этого пины, один из них - 23-й уже занят тактовым генератором 50 МГц, но формально он не нужен, поэтому можно либо отпаять генератор и подать DRY с АЦП на этот 23-й пин, скорректировав проект, либо подать на 24-й, на обратной стороне моей платы есть площадка для второго генератора, именно на ней и выведен 24-й пин.

    Возможен вариант использования как 2 независимых приемника с полосой 96 кГц, с одним либо 2-мя АЦП.


    UPDATE 02.01.18

    Скрытый текст

    Добавлен код формирования огибающей CW непосредственно в FPGA
    Самоконтроль CW в наушниках, подключенных к FPGA
    Управление реле преампа от значения аттенюатора Гермес, аттенюация больше -20 выключает реле
    З.Ы. пины по умолчанию изменены для совместимости с платой, перепаяной на 22к ПЛИС, измените под свою распиновку




    Обновление от 10.02.2018

    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control.zip

    Скрытый текст

    Обновление для 22k
    Расширеные кордики RX/TX (low spurs)
    Фиксированный выходной рейт 192 кгц
    2RX+ 1TX
    cwkey input - вход для вертикального ключа или датчиков CW, semi break, время задержки ptt выставляется в powersdr
    активное состояние - пин на массу, поэтому сразу рекомендую в целях сохранности входов ПЛИС цеплять транзисторный оптрон, а светодиод либо подтягивать к плюсу, если у вас ключ, либо выход датчика с ОК, либо соответственно на массу, если ваш датчик выдает логический уровень.
    Аналогично поступить и со входом ptt_in.
    tune output - выход индикации режима tune, в powersdr необходимо включить опцию apollo (tnx rolin)
    регулировка выходной мощности в режиме Гермес, будет работать как регулировка с передней панели софта, так и калибровка в сетапе по диапазонам.
    DAC_ALC - шимированный выход 0-3,3 вольта
    На выходном пине ПЛИС монтируем делитель, например 4,7 и 3 кОм, что бы привести верхнюю границу к опорному ЦАП 1,25 вольта, и фильтрующую емкость.
    Изменения в обвесе DAC: пин
    INT/EXT (16) поднять с массы и подключить к аналоговому плюсу DAC, сигнал с выхода делителя подать на референсный вход REFIN (17), вход высокоомный, дополнительная блокировка по ВЧ будет не лишняя.
    Не забудьте пожалуйста расставить пины согласно своего хардверного дизайна.
    todo: аудиокодек, медленный АЦП


    Обновление от 11.02.2018
    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control_WM8731_OK. zip

    Скрытый текст

    Обновление для 22k (Tnx Василий UR5KIM! за тестирование и багфикс )
    Теперь микрофон и наушники на борту
    аппаратный I2S кодек Wolfson WM8731, использовалась платка с Али наподобие такой https://ru.aliexpress.com/item/FREE-...674210328.html
    требует доработки, нужно поднять 2 ножки, для перевода контрольного интерфейса в режим SPI
    Для совместимости параллельно оставлен текущий код дельтасигма модуляторов для наушников из предыдущих версий
    О доработке немного позже
    Пожалуйста не забывайте выставлять распиновку в соответствие со своей хардверной конфигурацией.


    Обновление от 16.04.2018, полный фарш от Сергея

    Вложения


    Скрытый текст

    Апдейты для обоих плат,
    в версию 10К включены все последние обновления, увеличена раскачка в телеграфе, вместо отдельного выхода на наушники теперь там живет кодек, ШИМ выход на наушники пришлось убрать, ибо не компилировалось, и больше туда все... )
    в обоих прошивках MCP3202 активен, название сигналов согласно схеме, проверяйте распиновку всех сигналов согласно вашему монтажу, компилируйте и наслаждайтесь отличным приемом )

    Добавлено через 12 минут(ы):

    для того, что бы поправить, в файле hermes_lite_core.v ищем кусок текста, и соответственно убираем палки // где надо, и добавляем где не надо
    Код:

    Код:
    //// w/o slowADC 
    //assign AIN1 = 0; 
    //assign AIN2 = 0; 
    //assign AIN3 = 0; 
    //assign AIN4 = 0; 
    //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end      
    
    //// ADC78H90CIMT 
    //Hermes_ADC ADC_SPI(.clock(pll_12288), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2), .AIN3(AIN3), .AIN4(AIN4), .AIN5(AIN5), .AIN6(AIN6));   
    //// end     
    
    //// MCP3202 tnx N7DDC 
    Angelia_ADC ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI),                    
    .AIN1(AIN1), .AIN2(AIN2)); 
    assign AIN3 = 0; 
    assign AIN4 = 0; 
    assign AIN5 =  200; 
    assign AIN6 = 1000; 
    //// end   
    
    //// MCP3204 
    //Angelia_AD4 ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2));
     //assign AIN3 = 0;
     //assign AIN4 = 0; //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end







    Информация от RX3QFM
    Добавлен хелп по работе с Quartus (версия 15.0 Web Edition) и программированию FPGA





    Информация от UR5KIM
    Схемы и рисунки печатных плат модуля усилителя ВЧ приемника и модуля ЦАП передатчика.

    Скрытый текст

    Файлы корректировались мною после изготовления плат для устранения замеченных недостатков, так что возможно чего-то не учел. Но, надеюсь, что все нормально.
    Схемы в spl, а печатные платы в lay6 форматах. На всякий случай прикладываю файлы схем в графическом виде, а рисунки печаток в pdf файлах. За масштаб при их распечатке не ручаюсь.
    В схеме DAC модуля нарисовано два варианта подключения питания аналоговых узлов микросхемы DAC904E - 3,3 Вольта или 5 Вольт. Эти цепи нарисованы штриховой линией. На печатной плате это подключение нужно сделать, запаяв соответствующую ферритовую бусину. Одновременно должна быть запаяна только одна бусина из двух, помеченных красной точкой на рисунке платы в файле формата lay6!
    Печатки довольно простые, но для облегчения монтажа при наведении указателя мышки на любой элемент в программе SprintLayout подсвечивается номинал этого элемента.
    Платы двухсторонние. Нижняя сторона сплошная фольга, которая используется как общий провод. Она зенкуется в нужных местах под выводы разъемов и перемычки, которая есть на плате усилителя. Подключение элементов к нижнему слою фольги производится короткими отрезками провода или монтажными пистонами, которые пропаиваются с двух сторон платы.
    При изготовлении плат способом ЛУТ рисунки нужно печатать зеркально.
    Подключение микросхемы ЦАП к выводам Альтеры должно соответствовать вашему варианту компиляции программы. Я указал на схеме свой.
    Что непонятно - спрашивайте, постараюсь ответить.




    Обновление от 11.02.2018 - доработка аудиокодека

    Полная схема соединений малосигнальной части готового варианта и описание от 14.02.18




    От RA4UKL. Update 02.01.18
    Желающим собрать плату ADC самостоятельно, пост. Схема даташитная, плата обновлена.




    Флуд в теме будет пресекаться без увещеваний и споров. Не нужно превращать тему в хлам из трепа и "умных" теоретических рассуждений, уводящих тему в словесное болото! В теме ТОЛЬКО о выложенной конструкции и все для нее.
    Последний раз редактировалось UN7RX; 26.04.2018 в 16:55.
    73! Сергей



  2. #821
    Цитата Сообщение от UN7RX Посмотреть сообщение
    Пины I менее дефицитны чем I/O, поэтому если уж экономить, то проще подавать на пару приемных пинов код с переключателя АТТ. Его вообще на диодах можно реализовать, без всяких микросхем.
    Роберт, вот это уже фантазии на тему, с которыми мы боремся )
    73! Сергей

  3. #822
    Не, про 4 светодиода у помню. Кстати, нужно будет сделать миниплату с оптронами, чтобы напрямую посадить на их место.

  4. #823

    Регистрация
    17.08.2006
    Адрес
    Украина, г.Сарны
    Сообщений
    531
    Позывной
    UR5KIM
    В приват приходят вопросы относительно варианта конструкции этого трансивера на основе общей несущей кросс-платы, фото которой я приводил в сообщении 779.
    Решил сделать краткое описание и опубликовать его здесь.
    Плата выполнена на базе модуля ПЛИС фото и схема которого есть в сообщении 776.
    На ней разведена версия с одним АЦП и 22к ПЛИС, позволяющая получить 2 приемника и 1 передатчик.
    В конструкции реализованы все опубликованные на настоящий момент Сергеем (EU1SW) расширения базовых возможностей. Это встроенный телеграфный ключ, выход сигнала Tune, управление выходной мощностью передатчика, встроенный аудиокодек, который поддерживает вывод звука тракта приемника, а также микрофонный и линейный входа для тракта передатчика. Дополнительно предусмотрен узел измерения выходной мощности и КСВ, который пока еще в программе не реализован. Все основные сигналы выведены на отдельные разъемы кросс-платы, находящиеся выше модуля ПЛИС, в том числе, тоже на отдельный разъем выведены и все оставшиеся свободными сигнальные выводы ПЛИС. Разъем с входами медленного АЦП размещен под модулем УВЧ приемника.
    При изготовлении платы нужно учитывать тот момент, что заказанные модули, которые придут от продавца, могут отличаться конструктивно от использованных мною и нужно будет изменить разводку платы в соответствии с этими отличиями. Например, я видел версию модуля аудиокодека с другим расположением выводов.
    Модули на кросс-плате скомпонованы таким образом, чтобы в случае необходимости можно было заключить любой из них в отдельный экранированный отсек.
    Переходы со стороны пайки «земляных» контактных площадок нижней стороны платы на сплошной слой фольги ее верхней стороны выполнены посредством пустотелых монтажных пистонов, через которые проходят выводы разъемов, подключаемые к общему проводу. При отсутствии таких пистонов придется сверлить дополнительные отверстия и использовать для соединения контактных площадок с общим проводом проволочные перемычки.
    Все покупные модули подверглись тем или иным доработкам. Представить их помогут фото и схема модуля ПЛИС, ссылки на которые я давал в начале этого сообщения.
    Вкратце об этих доработках.
    В модуле ПЛИС произведена замена 6К микросхемы на 22К. Также заменен один разъем с «мамы» на «папу». На фото он черного цвета. Замену разъема можно и не делать, но его замена немного облегчает изготовление кросс-платы. Удалены также резисторы R15, R16 и кварцевый генератор 50МГц. Контактная площадка, к которой был припаян выход этого генератора соединяется перемычкой с выводом 125 модуля. Хочу обратить внимание, что этот вывод не задействован программным обеспечением трансивера, а используется исключительно только для подвода сигнала DRY с модуля АЦП на тактовый вход ПЛИС. «Паутину» из остальных проводов, которую видно на фото модуля ПЛИС можно не паять. Это цепи питания узлов PLL3 и PLL4, которые есть в 22К и отсутствуют в 6К ПЛИС. В 6К ПЛИС на эти ножки разведены сигнальные цепи. На данный момент в проекте пока используется только один узел PLL и эти провода можно не запаивать. Будет работать и без них. Я на всякий случай запаял, как того требует производитель чипа.
    В модуле АЦП, в дополнение к известным уже доработкам входной цепи микросхемы АЦП, перенесен на другую сторону платы модуля 20-ти контактный разъем. Разъем питания удален и на его место установлены два других по 2 контакта с разных сторон платы. Один для подачи питания с кросс-платы на модуль, а другой для запитки самодельного модуля с кварцевым опорным генератором 96МГц. На модуль АЦП установлен не смонтированный изготовителем модуля разъем для подключения выхода опорника к АЦП. Имеющийся для этого на модуле разъем SMA я не использовал.
    В модуле LAN разъем с угловыми выводами заменен на разъем с прямыми выводами.
    В модуле кодека нужно поднять выводы 21 и 22 микросхемы кодека WM8731. Вывод 21 (сигнал MODE) подключить через резистор номиналом порядка 10к к цепи +3.3 вольта, питающей модуль кодека. Вывод 22 (сигнал CSB) необходимо завести на разъем для подключения к ПЛИС. Для этого сверлится отверстие под вывод, фольга общего провода вокруг отверстия прорезается для образования контактной площадки к которой припаивается этот дополнительный вывод разъема и соединяется с 22 ножкой микросхемы. При сверлении этого отверстия вынужденно повреждается дорожка, идущая к выводу IIC_DAT модуля так как она проходит через точку установки дополнительного вывода. Эту дорожку восстановил дополнительной перемычкой.
    Схемы узлов регулировки выходной мощности и измерителя КСВ позаимствованы у трансивера Гермес. Каких-либо особенностей они не имеют.
    Во вложении схема соединений узлов и модулей между собой, а также рисунок печатной платы. Они немного изменены по сравнению с платой, изготовленной мною. В них я исправил некоторые свои просчеты (не фатальные), выявленные в процессе компиляции программного обеспечения уже после изготовления печатной платы. Возможно при этом что-то «сломал» в разводке. Я этого не обнаружил, но быть внимательным при повторении не помешает.
    Все узлы после завершения монтажа заработали сразу после первого включения и никакой дополнительной наладки не потребовалось.
    В заключение хочу поблагодарить Сергея за прекрасную конструкцию, процесс изготовления которой и ее эксплуатация доставляют только положительные эмоции.
    Миниатюры Миниатюры Нажмите на изображение для увеличения. 

Название:	NewPCB_AliTRX.JPG 
Просмотров:	971 
Размер:	1.30 Мб 
ID:	282069  
    Вложения Вложения
    Последний раз редактировалось Livas60; 14.02.2018 в 15:00.
    73! Василий


  5. #824
    >Пины I менее дефицитны чем I/O, поэтому если уж экономить

    Там еще просматривается экономика в перспективе установить двоично-десятичный дешифратор на юзер-оуты, т.о. вместо 7 ног можно 3-4 на бенд-дату задействовать всего.
    Может даже софт менять не нужно, т.к. биты птицами ставятся в настройках повера.

  6. Спасибо от UN7RX

  7. #825
    Причем просматривается настолько очевидно, что Вы, Сергей, видимо, первый отважились об этом открыто написать )
    Видимо правда настолько шокирует, что все обходили этот вопрос стороной )
    73! Сергей

  8. #826
    Василий, а почему не применили более простой вариант регулировки мощности, как Сергей описал - через простой делитель? Что дает ОУ?

  9. #827

    Регистрация
    17.08.2006
    Адрес
    Украина, г.Сарны
    Сообщений
    531
    Позывной
    UR5KIM
    Такая схема регулировки мощности применена в Гермесе. Повторитель на ОУ устраняет влияние выходной интегрирующей цепи на входной делитель. Поскольку плата проектировалась без предварительного макетирования узлов, я не рискнул упрощать этот узел, не зная как это отразится на стабильности выходного напряжения. Поэтому использовал проверенное в Гермесе решение .
    73! Василий

  10. Спасибо от UN7RX

  11. #828
    ADC для pwr/swr оказался неожиданно дефицитным - на Али его нет и довольно дорогим (с учетом доставки) дорогим на Ибее.

  12. #829
    UN7RX, Роберт, как я понимаю, Сергей предлагал для регулировки мощности поставить переменный резистор, которым можно регулировать опорное напряжение на микросхеме DAC. В Гермесе можно регулировать мощность прямо из программы, это удобнее и можно выставлять желаемую мощность для каждого диапазона. Схема при этом не сильно усложняется, всего один операционный усилитель добавляется.
    Юрий.


  13. #830
    Цитата Сообщение от UN7RX Посмотреть сообщение
    ADC для pwr/swr оказался неожиданно дефицитным - на Али его нет и довольно дорогим (с учетом доставки) дорогим на Ибее
    Посему не спешим, есть другой вариант.
    73! Сергей

Страница 83 из 123 ПерваяПервая ... 33738081828384858693 ... ПоследняяПоследняя

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 2 (пользователей: 1 , гостей: 1)

  1. R7KGA

Похожие темы

  1. DIY SDR DDC "на коленке", или конструкция выходного дня из модулей с Али
    от EU1SW в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 721
    Последнее сообщение: 19.01.2018, 18:34
  2. Бюджетный DDC/DUC
    от Слесарь в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 74
    Последнее сообщение: 14.08.2016, 23:44
  3. Бюджетный DDC/DUC
    от Слесарь в разделе Технический кабинет
    Ответов: 3
    Последнее сообщение: 10.08.2016, 13:19
  4. SDRstick UDPSDR-HF1/2 DDC+DUC
    от Windk в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 55
    Последнее сообщение: 17.09.2013, 21:50
  5. Очередной DDC/DUC трансивер MakSDR
    от makkosik в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 27
    Последнее сообщение: 30.08.2012, 10:17

Метки этой темы

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •