Страница 92 из 131 ПерваяПервая ... 428289909192939495102 ... ПоследняяПоследняя
Показано с 911 по 920 из 1305

Тема: DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

  1. #1

    DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

    EU1SW
    В этой теме предлагается конструкция SDR трансивера из готовых модулей на основе исходных кодов OpenHPSDR & Hermes-Lite, протокол обмена совместим с
    Hermes, управляющая программа PowerSDR mRX PS, проект предоставляет функционал "один приемник с обзором 192 кГц + один передатчик" в полном дуплексе, совместим с программой HermesVNA с функционалом векторного анализатора.

    Скрытый текст

    Основные компоненты: демоплата Altera Cyclone IV EP4CE10, демоплата AD6645 14 бит АЦП, ЦАП - 14 битный DAC904e, модуль PHY Ethernet на чипе LAN8720, из необязательных компонентов - УВЧ на BFG591, ДПФ.
    Для тактирования применен внешний CMOS КГ 96 МГц, который непосредственно распаян на плате АЦП и питается от собственного стабилизатора 3,3 В. FPGA PLL используется для внутреннего тактирования. Плата АЦП модифицирована, установлен антиалиас LC фильтр 35 МГц и трансформатор 1:2. Кш приемника без преампа порядка 30 дБ, с преампом на BFG591 - лучше 8 дБ.
    С нонейм КГ 96 МГц RMDR в 10 кГц порядка -120 дБ, IMD3 на выходе ЦАП лучше -70 дБ dBc на всех КВ диапазонах, спуры и прочий мусор - лучше -80 dBc, выход ЦАП - +5 дБм.
    Предусмотрен вывод демодулированного аудио непосредственно из железа, для минимизации задержек, реализация дельтасигма ЦАП, внешний кодек не нужен, наушники непосредственно с пинов ПЛИС через цепочку из ВЧ дросселя + электролит, отсечь постоянку.
    Распиновку лучше сразу смотреть в архиве проекта, там же и готовые файлы .sof для текущей распиновки, для постоянной прошивки нужно конвертировать в .jic
    Единственный нюанс с пинами, так как входом PLL могут быть только специально предназначенные для этого пины, один из них - 23-й уже занят тактовым генератором 50 МГц, но формально он не нужен, поэтому можно либо отпаять генератор и подать DRY с АЦП на этот 23-й пин, скорректировав проект, либо подать на 24-й, на обратной стороне моей платы есть площадка для второго генератора, именно на ней и выведен 24-й пин.

    Возможен вариант использования как 2 независимых приемника с полосой 96 кГц, с одним либо 2-мя АЦП.


    UPDATE 02.01.18

    Скрытый текст

    Добавлен код формирования огибающей CW непосредственно в FPGA
    Самоконтроль CW в наушниках, подключенных к FPGA
    Управление реле преампа от значения аттенюатора Гермес, аттенюация больше -20 выключает реле
    З.Ы. пины по умолчанию изменены для совместимости с платой, перепаяной на 22к ПЛИС, измените под свою распиновку




    Обновление от 10.02.2018

    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control.zip

    Скрытый текст

    Обновление для 22k
    Расширеные кордики RX/TX (low spurs)
    Фиксированный выходной рейт 192 кгц
    2RX+ 1TX
    cwkey input - вход для вертикального ключа или датчиков CW, semi break, время задержки ptt выставляется в powersdr
    активное состояние - пин на массу, поэтому сразу рекомендую в целях сохранности входов ПЛИС цеплять транзисторный оптрон, а светодиод либо подтягивать к плюсу, если у вас ключ, либо выход датчика с ОК, либо соответственно на массу, если ваш датчик выдает логический уровень.
    Аналогично поступить и со входом ptt_in.
    tune output - выход индикации режима tune, в powersdr необходимо включить опцию apollo (tnx rolin)
    регулировка выходной мощности в режиме Гермес, будет работать как регулировка с передней панели софта, так и калибровка в сетапе по диапазонам.
    DAC_ALC - шимированный выход 0-3,3 вольта
    На выходном пине ПЛИС монтируем делитель, например 4,7 и 3 кОм, что бы привести верхнюю границу к опорному ЦАП 1,25 вольта, и фильтрующую емкость.
    Изменения в обвесе DAC: пин
    INT/EXT (16) поднять с массы и подключить к аналоговому плюсу DAC, сигнал с выхода делителя подать на референсный вход REFIN (17), вход высокоомный, дополнительная блокировка по ВЧ будет не лишняя.
    Не забудьте пожалуйста расставить пины согласно своего хардверного дизайна.
    todo: аудиокодек, медленный АЦП


    Обновление от 11.02.2018
    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control_WM8731_OK. zip

    Скрытый текст

    Обновление для 22k (Tnx Василий UR5KIM! за тестирование и багфикс )
    Теперь микрофон и наушники на борту
    аппаратный I2S кодек Wolfson WM8731, использовалась платка с Али наподобие такой https://ru.aliexpress.com/item/FREE-...674210328.html
    требует доработки, нужно поднять 2 ножки, для перевода контрольного интерфейса в режим SPI
    Для совместимости параллельно оставлен текущий код дельтасигма модуляторов для наушников из предыдущих версий
    О доработке немного позже
    Пожалуйста не забывайте выставлять распиновку в соответствие со своей хардверной конфигурацией.


    Обновление от 16.04.2018, полный фарш от Сергея

    Вложения


    Скрытый текст

    Апдейты для обоих плат,
    в версию 10К включены все последние обновления, увеличена раскачка в телеграфе, вместо отдельного выхода на наушники теперь там живет кодек, ШИМ выход на наушники пришлось убрать, ибо не компилировалось, и больше туда все... )
    в обоих прошивках MCP3202 активен, название сигналов согласно схеме, проверяйте распиновку всех сигналов согласно вашему монтажу, компилируйте и наслаждайтесь отличным приемом )

    Добавлено через 12 минут(ы):

    для того, что бы поправить, в файле hermes_lite_core.v ищем кусок текста, и соответственно убираем палки // где надо, и добавляем где не надо
    Код:

    Код:
    //// w/o slowADC 
    //assign AIN1 = 0; 
    //assign AIN2 = 0; 
    //assign AIN3 = 0; 
    //assign AIN4 = 0; 
    //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end      
    
    //// ADC78H90CIMT 
    //Hermes_ADC ADC_SPI(.clock(pll_12288), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2), .AIN3(AIN3), .AIN4(AIN4), .AIN5(AIN5), .AIN6(AIN6));   
    //// end     
    
    //// MCP3202 tnx N7DDC 
    Angelia_ADC ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI),                    
    .AIN1(AIN1), .AIN2(AIN2)); 
    assign AIN3 = 0; 
    assign AIN4 = 0; 
    assign AIN5 =  200; 
    assign AIN6 = 1000; 
    //// end   
    
    //// MCP3204 
    //Angelia_AD4 ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2));
     //assign AIN3 = 0;
     //assign AIN4 = 0; //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end







    Информация от RX3QFM
    Добавлен хелп по работе с Quartus (версия 15.0 Web Edition) и программированию FPGA





    Информация от UR5KIM
    Схемы и рисунки печатных плат модуля усилителя ВЧ приемника и модуля ЦАП передатчика.

    Скрытый текст

    Файлы корректировались мною после изготовления плат для устранения замеченных недостатков, так что возможно чего-то не учел. Но, надеюсь, что все нормально.
    Схемы в spl, а печатные платы в lay6 форматах. На всякий случай прикладываю файлы схем в графическом виде, а рисунки печаток в pdf файлах. За масштаб при их распечатке не ручаюсь.
    В схеме DAC модуля нарисовано два варианта подключения питания аналоговых узлов микросхемы DAC904E - 3,3 Вольта или 5 Вольт. Эти цепи нарисованы штриховой линией. На печатной плате это подключение нужно сделать, запаяв соответствующую ферритовую бусину. Одновременно должна быть запаяна только одна бусина из двух, помеченных красной точкой на рисунке платы в файле формата lay6!
    Печатки довольно простые, но для облегчения монтажа при наведении указателя мышки на любой элемент в программе SprintLayout подсвечивается номинал этого элемента.
    Платы двухсторонние. Нижняя сторона сплошная фольга, которая используется как общий провод. Она зенкуется в нужных местах под выводы разъемов и перемычки, которая есть на плате усилителя. Подключение элементов к нижнему слою фольги производится короткими отрезками провода или монтажными пистонами, которые пропаиваются с двух сторон платы.
    При изготовлении плат способом ЛУТ рисунки нужно печатать зеркально.
    Подключение микросхемы ЦАП к выводам Альтеры должно соответствовать вашему варианту компиляции программы. Я указал на схеме свой.
    Что непонятно - спрашивайте, постараюсь ответить.




    Обновление от 11.02.2018 - доработка аудиокодека

    Полная схема соединений малосигнальной части готового варианта и описание от 14.02.18




    От RA4UKL. Update 02.01.18
    Желающим собрать плату ADC самостоятельно, пост. Схема даташитная, плата обновлена.




    Флуд в теме будет пресекаться без увещеваний и споров. Не нужно превращать тему в хлам из трепа и "умных" теоретических рассуждений, уводящих тему в словесное болото! В теме ТОЛЬКО о выложенной конструкции и все для нее.
    Последний раз редактировалось UN7RX; 26.04.2018 в 16:55.
    73! Сергей



  2. #911

    Регистрация
    08.01.2016
    Адрес
    г.Раменское МО
    Сообщений
    33
    Записей в дневнике
    1
    Позывной
    бывший RK6AYX
    Всем доброго дня.У меня вопрос по существу.ADC ready подавать на какую ножку - по схеме идет на 55 и перемычка на 24,по прошивке идет ADC ready pin_24 и еще есть clk50mhz pin_23?Что куда как подавать и программировать?
    73!С уважением Сергей!

  3. #912
    Сергей1971, выводы под себя сами прописывайте, они все время меняются и будут меняться, Сергей постоянно модернизирует и дополняет прошивку.

  4. #913

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    182
    Позывной
    RX3QFM
    Цитата Сообщение от Сергей1971 Посмотреть сообщение
    У меня вопрос по существу.ADC ready подавать на какую ножку - по схеме идет на 55 и перемычка на 24,по прошивке идет ADC ready pin_24 и еще есть clk50mhz pin_23?Что куда как подавать и программировать?
    55-й это "транзитный" пин, он нужен, если собираетесь все собирать на разъемах, т.е. на него надо подать сигнал adc_ready и соединить с 24-м пином. Сам 55-й пин в прошивке "повесить в воздухе". На плате FPGA стоит генератор 50 МГц, он припаян к 23-му пину, можно отпаять если хочется.
    Много раз в теме этот вопрос уже обсуждался.
    73! Владимир.

  5. #914

    Регистрация
    17.08.2006
    Адрес
    Украина, г.Сарны
    Сообщений
    535
    Позывной
    UR5KIM
    Цитата Сообщение от Сергей1971 Посмотреть сообщение
    Скажите пожалуйста есть ли прошивка для Полная схема соединений малосигнальной части готового варианта и описание от 14.02.18 ?
    Да, есть. В сообщении 801:
    http://www.cqham.ru/forum/attachment...9&d=1518335364
    73! Василий

  6. #915

    Регистрация
    15.02.2014
    Адрес
    Алексеевка
    Сообщений
    1,192
    Позывной
    RC3ZQ
    Livas60,
    Доброго времени суток.
    Я зашел в тупик и "топчусь" уже второй день на одном месте....помогите пожалуйста.
    Модули распаяны по Вашей схемке из поста #242

    Прошивка взята Hermes_Lite_22K_1ADC из поста #318

    И тут я то ли с альтерой путаю что то ли х.з.
    На микросхеме модуля написано EP4CE10E22C8N.
    Скачал Quartus II 15.0 (64-bit) Web Edition и Cyclone IV device support (cyclone-15.0.0.145.qdz) . На сайте пришлось регистрироваться, потом только дали скачать.
    Программа установилась довольно таки шустро ( у меня AMD 3ядра 3,1ггц, 8Гб ОЗУ). Естественно увидела Cyclone IV device support библиотеку при установке.
    Начал устанавливать драйвер на usb blaster REV.C и тут винда 7ка х64 начала падать в bsod (экран смерти).
    На буржуйском форуме кое как прочитал что для китайского клона бластера нужен иной драйвер https://www.eevblog.com/forum/microc...reen-of-death/ « Reply #19 on: February 14, 2017, 07:41:46 AM »
    Драйвер переустановил и винда в "смерть" улетать перестала.
    Но попытка прошить Вашей прошивкой заканчивается не удачей
    Нажмите на изображение для увеличения. 

Название:	Снимок кварт.JPG 
Просмотров:	237 
Размер:	243.8 Кб 
ID:	284712
    Толи у меня модуль не такой как у Вас толи программатор просто не видит этот модуль. А может "криво" прогер работает.
    Питание 5в на плату от usb подключено. Работу в разделе программатора я начинаю по инструкции с 12го пункта (прошивка готовая #318

    Где я туплю подскажите пожалуйста?
    Я в первые пользуюсь таким софтом, и от sdr техники очень далек. Пионерские познания((((.
    Последний раз редактировалось RC3ZQ; 15.03.2018 в 22:45.

  7. #916
    Тут тупите:

    Прошивка взята Hermes_Lite_22K_1ADC из поста #318

    На микросхеме модуля написано EP4CE10E22C8N.

  8. Спасибо от RC3ZQ

  9. #917

    Регистрация
    15.02.2014
    Адрес
    Алексеевка
    Сообщений
    1,192
    Позывной
    RC3ZQ
    Serg,
    Сергей, добрый вечер. Спасибо.
    То есть мне нужно пересобрать прошивку под 10К верно?

  10. #918
    Взять какую-то из предложенных под 10к фпга и назначить в ней пины согласно своей схемы.

  11. #919

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    182
    Позывной
    RX3QFM
    Цитата Сообщение от RC3ZQ Посмотреть сообщение
    То есть мне нужно пересобрать прошивку под 10К верно?
    Нет, так не получится.
    Вам нужна прошивка под 10к из 1-го сообщения в теме. Только придется пины расставить в ней под свой монтаж.
    Нажмите на изображение для увеличения. 

Название:	firmware.jpg 
Просмотров:	248 
Размер:	175.9 Кб 
ID:	284713
    73! Владимир.


  12. #920

    Регистрация
    15.02.2014
    Адрес
    Алексеевка
    Сообщений
    1,192
    Позывной
    RC3ZQ
    Цитата Сообщение от RX3QFM Посмотреть сообщение
    Только придется пины расставить в ней под свой монтаж.
    Добрый вечер. Спасибо.
    Чего собственно и боюсь что ладу не дам в "пин планере". Буду пытаться "укурить".

Страница 92 из 131 ПерваяПервая ... 428289909192939495102 ... ПоследняяПоследняя

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)

Похожие темы

  1. DIY SDR DDC "на коленке", или конструкция выходного дня из модулей с Али
    от EU1SW в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 721
    Последнее сообщение: 19.01.2018, 18:34
  2. Бюджетный DDC/DUC
    от Слесарь в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 74
    Последнее сообщение: 14.08.2016, 23:44
  3. Бюджетный DDC/DUC
    от Слесарь в разделе Технический кабинет
    Ответов: 3
    Последнее сообщение: 10.08.2016, 13:19
  4. SDRstick UDPSDR-HF1/2 DDC+DUC
    от Windk в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 55
    Последнее сообщение: 17.09.2013, 21:50
  5. Очередной DDC/DUC трансивер MakSDR
    от makkosik в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 27
    Последнее сообщение: 30.08.2012, 10:17

Метки этой темы

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •