Уважаемые посетители! Форум CQHAM.RU существует исключительно за счет показа рекламы. Мы будем благодарны, если Вы не будете блокировать рекламу на нашем Форуме. Просим внести cqham.ru в список исключений для Вашего блокировщика рекламы.
Страница 139 из 203 ПерваяПервая ... 3989129136137138139140141142149189 ... ПоследняяПоследняя
Показано с 1,381 по 1,390 из 2024

Тема: DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

  1. #1
    Аватар для EU1SW
    Регистрация
    01.07.2009
    Адрес
    Minsk
    Сообщений
    3,870
    Записей в дневнике
    1
    Позывной
    EU1SW

    DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

    EU1SW
    В этой теме предлагается конструкция SDR трансивера из готовых модулей на основе исходных кодов OpenHPSDR & Hermes-Lite, протокол обмена совместим с
    Hermes, управляющая программа PowerSDR mRX PS, проект предоставляет функционал "один приемник с обзором 192 кГц + один передатчик" в полном дуплексе, совместим с программой HermesVNA с функционалом векторного анализатора.

    Скрытый текст

    Основные компоненты: демоплата Altera Cyclone IV EP4CE10, демоплата AD6645 14 бит АЦП, ЦАП - 14 битный DAC904e, модуль PHY Ethernet на чипе LAN8720, из необязательных компонентов - УВЧ на BFG591, ДПФ.
    Для тактирования применен внешний CMOS КГ 96 МГц, который непосредственно распаян на плате АЦП и питается от собственного стабилизатора 3,3 В. FPGA PLL используется для внутреннего тактирования. Плата АЦП модифицирована, установлен антиалиас LC фильтр 35 МГц и трансформатор 1:2. Кш приемника без преампа порядка 30 дБ, с преампом на BFG591 - лучше 8 дБ.
    С нонейм КГ 96 МГц RMDR в 10 кГц порядка -120 дБ, IMD3 на выходе ЦАП лучше -70 дБ dBc на всех КВ диапазонах, спуры и прочий мусор - лучше -80 dBc, выход ЦАП - +5 дБм.
    Предусмотрен вывод демодулированного аудио непосредственно из железа, для минимизации задержек, реализация дельтасигма ЦАП, внешний кодек не нужен, наушники непосредственно с пинов ПЛИС через цепочку из ВЧ дросселя + электролит, отсечь постоянку.
    Распиновку лучше сразу смотреть в архиве проекта, там же и готовые файлы .sof для текущей распиновки, для постоянной прошивки нужно конвертировать в .jic
    Единственный нюанс с пинами, так как входом PLL могут быть только специально предназначенные для этого пины, один из них - 23-й уже занят тактовым генератором 50 МГц, но формально он не нужен, поэтому можно либо отпаять генератор и подать DRY с АЦП на этот 23-й пин, скорректировав проект, либо подать на 24-й, на обратной стороне моей платы есть площадка для второго генератора, именно на ней и выведен 24-й пин.

    Возможен вариант использования как 2 независимых приемника с полосой 96 кГц, с одним либо 2-мя АЦП.


    UPDATE 02.01.18

    Скрытый текст

    Добавлен код формирования огибающей CW непосредственно в FPGA
    Самоконтроль CW в наушниках, подключенных к FPGA
    Управление реле преампа от значения аттенюатора Гермес, аттенюация больше -20 выключает реле
    З.Ы. пины по умолчанию изменены для совместимости с платой, перепаяной на 22к ПЛИС, измените под свою распиновку




    Обновление от 10.02.2018

    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control.zip

    Скрытый текст

    Обновление для 22k
    Расширеные кордики RX/TX (low spurs)
    Фиксированный выходной рейт 192 кгц
    2RX+ 1TX
    cwkey input - вход для вертикального ключа или датчиков CW, semi break, время задержки ptt выставляется в powersdr
    активное состояние - пин на массу, поэтому сразу рекомендую в целях сохранности входов ПЛИС цеплять транзисторный оптрон, а светодиод либо подтягивать к плюсу, если у вас ключ, либо выход датчика с ОК, либо соответственно на массу, если ваш датчик выдает логический уровень.
    Аналогично поступить и со входом ptt_in.
    tune output - выход индикации режима tune, в powersdr необходимо включить опцию apollo (tnx rolin)
    регулировка выходной мощности в режиме Гермес, будет работать как регулировка с передней панели софта, так и калибровка в сетапе по диапазонам.
    DAC_ALC - шимированный выход 0-3,3 вольта
    На выходном пине ПЛИС монтируем делитель, например 4,7 и 3 кОм, что бы привести верхнюю границу к опорному ЦАП 1,25 вольта, и фильтрующую емкость.
    Изменения в обвесе DAC: пин
    INT/EXT (16) поднять с массы и подключить к аналоговому плюсу DAC, сигнал с выхода делителя подать на референсный вход REFIN (17), вход высокоомный, дополнительная блокировка по ВЧ будет не лишняя.
    Не забудьте пожалуйста расставить пины согласно своего хардверного дизайна.
    todo: аудиокодек, медленный АЦП


    Обновление от 11.02.2018
    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control_WM8731_OK. zip

    Скрытый текст

    Обновление для 22k (Tnx Василий UR5KIM! за тестирование и багфикс )
    Теперь микрофон и наушники на борту
    аппаратный I2S кодек Wolfson WM8731, использовалась платка с Али наподобие такой https://ru.aliexpress.com/item/FREE-...674210328.html
    требует доработки, нужно поднять 2 ножки, для перевода контрольного интерфейса в режим SPI
    Для совместимости параллельно оставлен текущий код дельтасигма модуляторов для наушников из предыдущих версий
    О доработке немного позже
    Пожалуйста не забывайте выставлять распиновку в соответствие со своей хардверной конфигурацией.


    Обновление от 16.04.2018, полный фарш от Сергея

    Вложения


    Скрытый текст

    Апдейты для обоих плат,
    в версию 10К включены все последние обновления, увеличена раскачка в телеграфе, вместо отдельного выхода на наушники теперь там живет кодек, ШИМ выход на наушники пришлось убрать, ибо не компилировалось, и больше туда все... )
    в обоих прошивках MCP3202 активен, название сигналов согласно схеме, проверяйте распиновку всех сигналов согласно вашему монтажу, компилируйте и наслаждайтесь отличным приемом )

    Добавлено через 12 минут(ы):

    для того, что бы поправить, в файле hermes_lite_core.v ищем кусок текста, и соответственно убираем палки // где надо, и добавляем где не надо
    Код:

    Код:
    //// w/o slowADC 
    //assign AIN1 = 0; 
    //assign AIN2 = 0; 
    //assign AIN3 = 0; 
    //assign AIN4 = 0; 
    //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end      
    
    //// ADC78H90CIMT 
    //Hermes_ADC ADC_SPI(.clock(pll_12288), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2), .AIN3(AIN3), .AIN4(AIN4), .AIN5(AIN5), .AIN6(AIN6));   
    //// end     
    
    //// MCP3202 tnx N7DDC 
    Angelia_ADC ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI),                    
    .AIN1(AIN1), .AIN2(AIN2)); 
    assign AIN3 = 0; 
    assign AIN4 = 0; 
    assign AIN5 =  200; 
    assign AIN6 = 1000; 
    //// end   
    
    //// MCP3204 
    //Angelia_AD4 ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2));
     //assign AIN3 = 0;
     //assign AIN4 = 0; //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end







    Информация от RX3QFM
    Добавлен хелп по работе с Quartus (версия 15.0 Web Edition) и программированию FPGA





    Информация от UR5KIM
    Схемы и рисунки печатных плат модуля усилителя ВЧ приемника и модуля ЦАП передатчика.

    Скрытый текст

    Файлы корректировались мною после изготовления плат для устранения замеченных недостатков, так что возможно чего-то не учел. Но, надеюсь, что все нормально.
    Схемы в spl, а печатные платы в lay6 форматах. На всякий случай прикладываю файлы схем в графическом виде, а рисунки печаток в pdf файлах. За масштаб при их распечатке не ручаюсь.
    В схеме DAC модуля нарисовано два варианта подключения питания аналоговых узлов микросхемы DAC904E - 3,3 Вольта или 5 Вольт. Эти цепи нарисованы штриховой линией. На печатной плате это подключение нужно сделать, запаяв соответствующую ферритовую бусину. Одновременно должна быть запаяна только одна бусина из двух, помеченных красной точкой на рисунке платы в файле формата lay6!
    Печатки довольно простые, но для облегчения монтажа при наведении указателя мышки на любой элемент в программе SprintLayout подсвечивается номинал этого элемента.
    Платы двухсторонние. Нижняя сторона сплошная фольга, которая используется как общий провод. Она зенкуется в нужных местах под выводы разъемов и перемычки, которая есть на плате усилителя. Подключение элементов к нижнему слою фольги производится короткими отрезками провода или монтажными пистонами, которые пропаиваются с двух сторон платы.
    При изготовлении плат способом ЛУТ рисунки нужно печатать зеркально.
    Подключение микросхемы ЦАП к выводам Альтеры должно соответствовать вашему варианту компиляции программы. Я указал на схеме свой.
    Что непонятно - спрашивайте, постараюсь ответить.






    От RA4UKL. Update 02.01.18
    Желающим собрать плату ADC самостоятельно, пост. Схема даташитная, плата обновлена.




    Комментарий модератора

    1. UN7RX:
    2. Всех предупреждаю - авторские ветки на CQHAM будут модерироваться предельно жестко. Если вам что-то не нравится, вы в них просто не заходите, а за наезды на авторов будут баны вплоть до пожизненных. Никаких шуток!
    Последний раз редактировалось UN7RX; 08.04.2019 в 19:57.
    73! ***a few homemade DDC|DUC rigs, Malamute DDC, Storch-X DDC 7"



  2. #1381
    Здравствуйте! Заказал Fpga Плату EP4CE22E22C8N на aliexpress , но продавец прислал другую EP4CE22F17I7N. Вопрос можно ли ее использовать в данной конструкции и как узнать соответствие ножек?
    Миниатюры Миниатюры Нажмите на изображение для увеличения. 

Название:	alt.jpg 
Просмотров:	236 
Размер:	79.1 Кб 
ID:	302207   Нажмите на изображение для увеличения. 

Название:	a-v21.jpg 
Просмотров:	302 
Размер:	191.8 Кб 
ID:	302208  

  3. #1382

    Регистрация
    10.11.2016
    Адрес
    Харьков
    Сообщений
    4,420
    laguvit, это даже круче - с памятью
    Можно, но если опыта нет наверно сложней будето - прийдётся самому разбираться.
    Какие пины на быстрые сигналы, какие на медленные или только вход нужно по документации смотреть.

  4. #1383
    Цитата Сообщение от alex_m Посмотреть сообщение
    laguvit, это даже круче - с памятью
    Можно, но если опыта нет наверно сложней будето - прийдётся самому разбираться.
    Какие пины на быстрые сигналы, какие на медленные или только вход нужно по документации смотреть.
    Спасибо! Опыта нет.

  5. #1384
    Аватар для EU1SW
    Регистрация
    01.07.2009
    Адрес
    Minsk
    Сообщений
    3,870
    Записей в дневнике
    1
    Позывной
    EU1SW
    Цитата Сообщение от laguvit Посмотреть сообщение
    Опыта нет.
    тут возможны варианты, зависит от того, какой смысл Вы вложили в ответ, если "опыта нет... и не нужен", то проще открыть диспут на Али, по причине того, что присланный товар не соответствует заказанному, аргументируете тем, что заказывали под конкретную прошивку/конфигурацию, и переделать не можете. Это поможет сохранить нервы )
    А если "опыта нет... пока нет", то конечно использовать можно, но на этом пути потенциально может возникнуть много косяков, и решать их придется в одно лицо. Ибо еще даже на начальном этапе с BGA не хотел связываться по причине непредсказуемости их судьбы, ну вот не заработало у повторяющего конструкцию, или заработало криво - почта постаралась при пересылке, пятаки отлетели, или изначально кривой был, это уже неизвестно... И тестером не потыкаешь. А поменять тип плис в проекте да переназначить выводы, ну да, надо немного напрячься, но это не сверхзадача )
    73! ***a few homemade DDC|DUC rigs, Malamute DDC, Storch-X DDC 7"

  6. #1385
    Аватар для EU1SW
    Регистрация
    01.07.2009
    Адрес
    Minsk
    Сообщений
    3,870
    Записей в дневнике
    1
    Позывной
    EU1SW
    информации пост
    1. планирую добавить третий приемник,т.к. PowerSDR умеет клеить 3 потока в одну панораму, обзор 1152 кГц, может пригодится широкие УКВ смотреть и вещательные диапазоны,
    2. отработать вариант фронтэнда 14 бит с опорой 122.88 как замена текущей платы АЦП пин-в-пин + обновление прошивки
    3. вынести всю, некритичную ко времени исполнения и аварийности, внешнюю коммутацию на последовательную шину с внешним обработчиком, например ардуино с большим количеством портов, это освободит пины плис для реалтайм потребностей и позволит дополнительно расширить возможности управление и логику (tnx RX3QFM за идею и продвижение)
    Последний раз редактировалось EU1SW; 14.12.2018 в 09:17.
    73! ***a few homemade DDC|DUC rigs, Malamute DDC, Storch-X DDC 7"

  7. Спасибо от Livas60, ua3rmb

  8. #1386
    Цитата Сообщение от EU1SW Посмотреть сообщение
    2. отработать вариант фронтэнда 14 бит с опорой 122.88 как замена текущей платы АЦП пин-в-пин + обновление прошивки
    Сергей на всякий случай спрошу - плата АЦП остается та-же AD6645?

  9. #1387
    Аватар для EU1SW
    Регистрация
    01.07.2009
    Адрес
    Minsk
    Сообщений
    3,870
    Записей в дневнике
    1
    Позывной
    EU1SW
    Я имею в виду, что это будет еще одна альтернативная плата, наподобие как выкладывали выше самодельные, совпадающая по размерам и разьему с текущей, только под топовый малошумящий crystek cvhd-950 122.88 и другим чипом АЦП
    6645 не имеет смысла насиловать на этой частоте, если и заработает то я не уверен, что интермод будет хороший

    Добавлено через 44 минут(ы):

    Дабы предупредить всякие кривотолки, и разночтения с моим постом выше, плата будет делаться исключительно для участия в "сильнее, выше, быстрее", что б показать большие цифры и запостить красивую картинку.
    Последний раз редактировалось EU1SW; 14.12.2018 в 11:23.
    73! ***a few homemade DDC|DUC rigs, Malamute DDC, Storch-X DDC 7"

  10. Спасибо от RV3DLX

  11. #1388
    Цитата Сообщение от EU1SW Посмотреть сообщение
    планирую добавить третий приемник,т.к. PowerSDR умеет клеить 3 потока в одну панораму, обзор 1152 кГц, может пригодится широкие УКВ смотреть и вещательные диапазоны,
    Если не секрет, а как такой режим включить в PWRSDR. Пока вижу выбор 384 кГц.
    73 de rz3qs

  12. #1389
    Аватар для EU1SW
    Регистрация
    01.07.2009
    Адрес
    Minsk
    Сообщений
    3,870
    Записей в дневнике
    1
    Позывной
    EU1SW
    Добрый день, не секрет, снять галку
    Миниатюры Миниатюры Нажмите на изображение для увеличения. 

Название:	psdr_limit.JPG 
Просмотров:	334 
Размер:	70.9 Кб 
ID:	302387  
    73! ***a few homemade DDC|DUC rigs, Malamute DDC, Storch-X DDC 7"


  13. #1390
    Здравствуйте.
    Сергей, не намекнете, в сторону какого АЦП с тактом 122,88 смотрите?
    Валерий.

Страница 139 из 203 ПерваяПервая ... 3989129136137138139140141142149189 ... ПоследняяПоследняя

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)

Похожие темы

  1. DIY SDR DDC "на коленке", или конструкция выходного дня из модулей с Али
    от EU1SW в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 729
    Последнее сообщение: 03.09.2023, 21:04
  2. Бюджетный DDC/DUC
    от Слесарь в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 74
    Последнее сообщение: 14.08.2016, 23:44
  3. Бюджетный DDC/DUC
    от Слесарь в разделе Технический кабинет
    Ответов: 3
    Последнее сообщение: 10.08.2016, 13:19
  4. SDRstick UDPSDR-HF1/2 DDC+DUC
    от Windk в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 55
    Последнее сообщение: 17.09.2013, 21:50
  5. Очередной DDC/DUC трансивер MakSDR
    от makkosik в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 27
    Последнее сообщение: 30.08.2012, 10:17

Метки этой темы

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •