Уважаемые посетители! Форум CQHAM.RU существует исключительно за счет показа рекламы. Мы будем благодарны, если Вы не будете блокировать рекламу на нашем Форуме. Просим внести cqham.ru в список исключений для Вашего блокировщика рекламы.
Страница 47 из 203 ПерваяПервая ... 37444546474849505797147 ... ПоследняяПоследняя
Показано с 461 по 470 из 2024

Тема: DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

  1. #1
    Аватар для EU1SW
    Регистрация
    01.07.2009
    Адрес
    Minsk
    Сообщений
    3,870
    Записей в дневнике
    1
    Позывной
    EU1SW

    DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

    EU1SW
    В этой теме предлагается конструкция SDR трансивера из готовых модулей на основе исходных кодов OpenHPSDR & Hermes-Lite, протокол обмена совместим с
    Hermes, управляющая программа PowerSDR mRX PS, проект предоставляет функционал "один приемник с обзором 192 кГц + один передатчик" в полном дуплексе, совместим с программой HermesVNA с функционалом векторного анализатора.

    Скрытый текст

    Основные компоненты: демоплата Altera Cyclone IV EP4CE10, демоплата AD6645 14 бит АЦП, ЦАП - 14 битный DAC904e, модуль PHY Ethernet на чипе LAN8720, из необязательных компонентов - УВЧ на BFG591, ДПФ.
    Для тактирования применен внешний CMOS КГ 96 МГц, который непосредственно распаян на плате АЦП и питается от собственного стабилизатора 3,3 В. FPGA PLL используется для внутреннего тактирования. Плата АЦП модифицирована, установлен антиалиас LC фильтр 35 МГц и трансформатор 1:2. Кш приемника без преампа порядка 30 дБ, с преампом на BFG591 - лучше 8 дБ.
    С нонейм КГ 96 МГц RMDR в 10 кГц порядка -120 дБ, IMD3 на выходе ЦАП лучше -70 дБ dBc на всех КВ диапазонах, спуры и прочий мусор - лучше -80 dBc, выход ЦАП - +5 дБм.
    Предусмотрен вывод демодулированного аудио непосредственно из железа, для минимизации задержек, реализация дельтасигма ЦАП, внешний кодек не нужен, наушники непосредственно с пинов ПЛИС через цепочку из ВЧ дросселя + электролит, отсечь постоянку.
    Распиновку лучше сразу смотреть в архиве проекта, там же и готовые файлы .sof для текущей распиновки, для постоянной прошивки нужно конвертировать в .jic
    Единственный нюанс с пинами, так как входом PLL могут быть только специально предназначенные для этого пины, один из них - 23-й уже занят тактовым генератором 50 МГц, но формально он не нужен, поэтому можно либо отпаять генератор и подать DRY с АЦП на этот 23-й пин, скорректировав проект, либо подать на 24-й, на обратной стороне моей платы есть площадка для второго генератора, именно на ней и выведен 24-й пин.

    Возможен вариант использования как 2 независимых приемника с полосой 96 кГц, с одним либо 2-мя АЦП.


    UPDATE 02.01.18

    Скрытый текст

    Добавлен код формирования огибающей CW непосредственно в FPGA
    Самоконтроль CW в наушниках, подключенных к FPGA
    Управление реле преампа от значения аттенюатора Гермес, аттенюация больше -20 выключает реле
    З.Ы. пины по умолчанию изменены для совместимости с платой, перепаяной на 22к ПЛИС, измените под свою распиновку




    Обновление от 10.02.2018

    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control.zip

    Скрытый текст

    Обновление для 22k
    Расширеные кордики RX/TX (low spurs)
    Фиксированный выходной рейт 192 кгц
    2RX+ 1TX
    cwkey input - вход для вертикального ключа или датчиков CW, semi break, время задержки ptt выставляется в powersdr
    активное состояние - пин на массу, поэтому сразу рекомендую в целях сохранности входов ПЛИС цеплять транзисторный оптрон, а светодиод либо подтягивать к плюсу, если у вас ключ, либо выход датчика с ОК, либо соответственно на массу, если ваш датчик выдает логический уровень.
    Аналогично поступить и со входом ptt_in.
    tune output - выход индикации режима tune, в powersdr необходимо включить опцию apollo (tnx rolin)
    регулировка выходной мощности в режиме Гермес, будет работать как регулировка с передней панели софта, так и калибровка в сетапе по диапазонам.
    DAC_ALC - шимированный выход 0-3,3 вольта
    На выходном пине ПЛИС монтируем делитель, например 4,7 и 3 кОм, что бы привести верхнюю границу к опорному ЦАП 1,25 вольта, и фильтрующую емкость.
    Изменения в обвесе DAC: пин
    INT/EXT (16) поднять с массы и подключить к аналоговому плюсу DAC, сигнал с выхода делителя подать на референсный вход REFIN (17), вход высокоомный, дополнительная блокировка по ВЧ будет не лишняя.
    Не забудьте пожалуйста расставить пины согласно своего хардверного дизайна.
    todo: аудиокодек, медленный АЦП


    Обновление от 11.02.2018
    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control_WM8731_OK. zip

    Скрытый текст

    Обновление для 22k (Tnx Василий UR5KIM! за тестирование и багфикс )
    Теперь микрофон и наушники на борту
    аппаратный I2S кодек Wolfson WM8731, использовалась платка с Али наподобие такой https://ru.aliexpress.com/item/FREE-...674210328.html
    требует доработки, нужно поднять 2 ножки, для перевода контрольного интерфейса в режим SPI
    Для совместимости параллельно оставлен текущий код дельтасигма модуляторов для наушников из предыдущих версий
    О доработке немного позже
    Пожалуйста не забывайте выставлять распиновку в соответствие со своей хардверной конфигурацией.


    Обновление от 16.04.2018, полный фарш от Сергея

    Вложения


    Скрытый текст

    Апдейты для обоих плат,
    в версию 10К включены все последние обновления, увеличена раскачка в телеграфе, вместо отдельного выхода на наушники теперь там живет кодек, ШИМ выход на наушники пришлось убрать, ибо не компилировалось, и больше туда все... )
    в обоих прошивках MCP3202 активен, название сигналов согласно схеме, проверяйте распиновку всех сигналов согласно вашему монтажу, компилируйте и наслаждайтесь отличным приемом )

    Добавлено через 12 минут(ы):

    для того, что бы поправить, в файле hermes_lite_core.v ищем кусок текста, и соответственно убираем палки // где надо, и добавляем где не надо
    Код:

    Код:
    //// w/o slowADC 
    //assign AIN1 = 0; 
    //assign AIN2 = 0; 
    //assign AIN3 = 0; 
    //assign AIN4 = 0; 
    //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end      
    
    //// ADC78H90CIMT 
    //Hermes_ADC ADC_SPI(.clock(pll_12288), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2), .AIN3(AIN3), .AIN4(AIN4), .AIN5(AIN5), .AIN6(AIN6));   
    //// end     
    
    //// MCP3202 tnx N7DDC 
    Angelia_ADC ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI),                    
    .AIN1(AIN1), .AIN2(AIN2)); 
    assign AIN3 = 0; 
    assign AIN4 = 0; 
    assign AIN5 =  200; 
    assign AIN6 = 1000; 
    //// end   
    
    //// MCP3204 
    //Angelia_AD4 ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2));
     //assign AIN3 = 0;
     //assign AIN4 = 0; //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end







    Информация от RX3QFM
    Добавлен хелп по работе с Quartus (версия 15.0 Web Edition) и программированию FPGA





    Информация от UR5KIM
    Схемы и рисунки печатных плат модуля усилителя ВЧ приемника и модуля ЦАП передатчика.

    Скрытый текст

    Файлы корректировались мною после изготовления плат для устранения замеченных недостатков, так что возможно чего-то не учел. Но, надеюсь, что все нормально.
    Схемы в spl, а печатные платы в lay6 форматах. На всякий случай прикладываю файлы схем в графическом виде, а рисунки печаток в pdf файлах. За масштаб при их распечатке не ручаюсь.
    В схеме DAC модуля нарисовано два варианта подключения питания аналоговых узлов микросхемы DAC904E - 3,3 Вольта или 5 Вольт. Эти цепи нарисованы штриховой линией. На печатной плате это подключение нужно сделать, запаяв соответствующую ферритовую бусину. Одновременно должна быть запаяна только одна бусина из двух, помеченных красной точкой на рисунке платы в файле формата lay6!
    Печатки довольно простые, но для облегчения монтажа при наведении указателя мышки на любой элемент в программе SprintLayout подсвечивается номинал этого элемента.
    Платы двухсторонние. Нижняя сторона сплошная фольга, которая используется как общий провод. Она зенкуется в нужных местах под выводы разъемов и перемычки, которая есть на плате усилителя. Подключение элементов к нижнему слою фольги производится короткими отрезками провода или монтажными пистонами, которые пропаиваются с двух сторон платы.
    При изготовлении плат способом ЛУТ рисунки нужно печатать зеркально.
    Подключение микросхемы ЦАП к выводам Альтеры должно соответствовать вашему варианту компиляции программы. Я указал на схеме свой.
    Что непонятно - спрашивайте, постараюсь ответить.






    От RA4UKL. Update 02.01.18
    Желающим собрать плату ADC самостоятельно, пост. Схема даташитная, плата обновлена.




    Комментарий модератора

    1. UN7RX:
    2. Всех предупреждаю - авторские ветки на CQHAM будут модерироваться предельно жестко. Если вам что-то не нравится, вы в них просто не заходите, а за наезды на авторов будут баны вплоть до пожизненных. Никаких шуток!
    Последний раз редактировалось UN7RX; 08.04.2019 в 19:57.
    73! ***a few homemade DDC|DUC rigs, Malamute DDC, Storch-X DDC 7"



  2. #461

    Регистрация
    15.02.2014
    Адрес
    Алексеевка (город на Тихой Сосне).
    Сообщений
    2,641
    Записей в дневнике
    1
    Позывной
    RC3ZQ (ex RA3ZQN)
    Цитата Сообщение от RA4UKL Посмотреть сообщение
    Именно вместо IRLML9301 - нет
    Увидел уже, они P-канальные...
    P-канал 30В 3.6А


  3. #462

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    221
    Позывной
    UF3K
    2 RZ3CQ
    Октавные фильтры, на мой взгляд, не помогут. В дневное время, особенно летом, в участке 15-30 МГц присутствует куча мощных вещалок. Да и участок 7 - 15 МГц тоже "даст жару". Соответственно, будут продукты IMD. Это я прошедшим летом проверил. Поэтому, мой совет - делайте на любительские диапазоны диапазонные фильтры, и ФНЧ + ФВЧ для обзорного режима.
    BFS17A что для драйвера УМ, что для УВЧ, слабоват. И там, и там нужен BFG591, а в драйвере УМ лучше 2хBFG591 в двухтактном включении.
    Токи BFG591 - 100 мА на каждый транзистор, и в УВЧ, и в драйвере УМ.
    Я не настаиваю, но в противном случае заметно ухудшите параметры "ядра DUC/DDC".
    PS: Да, еще про отключение УВЧ. Отключать его в этой конструкции не вижу смысла от слова "совсем". Логичнее перед УВЧ поставить отключаемый аттенюатор на 20 дБ. Управлять аттенюатором можно даже по сигналу "ovr" АЦП, если сделать небольшую задержку отключения.
    Последний раз редактировалось UF3K; 24.12.2017 в 09:19.
    73! Владимир. ex RX3QFM

  4. Спасибо от RC3ZQ

  5. #463
    Второй раз теряется посылка с BFG591.
    В наличии много 100% фирменных BFG135. Владимир, такой вариант для УВЧ сильно просадит параметры RX?
    Нажмите на изображение для увеличения. 

Название:	DAC_Preamp.GIF 
Просмотров:	1029 
Размер:	15.4 Кб 
ID:	277627

    Впрочем, можно сделать либо 2-х тактный вариант, либо на чем то вроде КТ610-913 (или импортных аналогах) с приличным током, на ШПТЛ.

  6. #464

    Регистрация
    17.08.2006
    Адрес
    Украина, г.Сарны
    Сообщений
    572
    Позывной
    UR5KIM
    Цитата Сообщение от RA4UKL Посмотреть сообщение
    полевик должен именоваться IRLML9301
    Да, Вы правы. На схеме опечатка.
    73! Василий

  7. Спасибо от RC3ZQ

  8. #465

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    221
    Позывной
    UF3K
    Роберт, дело в том, что BFG135 бывают разные,насколько помню, от разных производителей. И там как повезет. Так-то у него IP3 немного хуже чем у BFG591, зато шум нормирован. Вот пример и параметры LNA на них - http://www.qsl.net/yu1aw/LNA/bfg135aeng.htm
    По идее IP3 135-го (по данным YU1AW Output IP3 : from +39 dBm to +41 dBm - это заметно лучше input IP3 нашего АЦП) должно хватать что бы не испортить ДД (у меня они просто трудно покупаемы, а 591-е в магазине через дорогу).
    2-хтактный и УВЧ и драйвер УМ всегда лучше, а для КВ диапазона 2-хтактный драйвер УМ просто обязателен. По-хорошему после ЦАП не должно быть однотактных широкополосных каскадов.
    Схема, что выше, вполне нормальная (на первый взгляд). Еще раз хочу заострить внимание на том, что отключать УВЧ нет смысла. Есть смысл переключать перед ним затухание аттенюатора. Это потому, что так упрощается коммутация, а IMD3 АЦП (любого, не только нашего) практически не изменяется от уровней входных сигналов. Непривычно после аналоговой техники, но это факт.
    Про КТ610-913 лучше забыть. Они по IMD3 будут заметно хуже 591-го, соответственно и по IP3.
    BFG591 разрабатывался для выходных каскадов магистральных усилителей кабельного телевидения. Там требования к интермодуляции жестокие. Шум у него не нормирован, но я пробовал из 4-х партий разных лет. Для КВ-диапазона проблем нет.
    Последний раз редактировалось UF3K; 24.12.2017 в 14:29.
    73! Владимир. ex RX3QFM

  9. Спасибо от RC3ZQ, UN7RX

  10. #466

    Регистрация
    15.02.2014
    Адрес
    Алексеевка (город на Тихой Сосне).
    Сообщений
    2,641
    Записей в дневнике
    1
    Позывной
    RC3ZQ (ex RA3ZQN)
    Цитата Сообщение от RX3QFM Посмотреть сообщение
    Поэтому, мой совет - делайте на любительские диапазоны диапазонные фильтры, и ФНЧ + ФВЧ для обзорного режима.
    Добрый день.
    А для примера нет у Вас схемного решения удачного варианта ДПФ с обзорными фильтрами?

    Цитата Сообщение от RX3QFM Посмотреть сообщение
    и там нужен BFG591, а в драйвере УМ лучше 2хBFG591 в двухтактном включении.
    Тут бы конечно хотелось бы схемку подходящую увидеть.
    Спасибо!

  11. #467
    Цитата Сообщение от RC3ZQ Посмотреть сообщение
    Тут бы конечно хотелось бы схемку подходящую увидеть.
    Насколько я помню, Сергей свой вариант УМ разрабатывал, но в принципе, это довольно распространенный, типичный каскад, вот к примеру:
    Нажмите на изображение для увеличения. 

Название:	Буфер обмена-1.jpg 
Просмотров:	981 
Размер:	22.4 Кб 
ID:	277628

  12. #468

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    221
    Позывной
    UF3K
    Цитата Сообщение от RC3ZQ Посмотреть сообщение
    А для примера нет у Вас схемного решения удачного варианта ДПФ с обзорными фильтрами?
    Можно мысль Вашу подробнее, а то задача не очень понятна?
    73! Владимир. ex RX3QFM

  13. #469
    А не проще ли поставить z-match, и убить 3х зайцев разом?
    Валерий.


  14. #470

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    221
    Позывной
    UF3K
    Цитата Сообщение от RA4UKL Посмотреть сообщение
    А не проще ли поставить z-match, и убить 3х зайцев разом?
    В КВ-контестах все проклянете. Будете не в эфире работать, а ручки крутить. Да и не тянет он по подавлению на ДПФ.
    73! Владимир. ex RX3QFM

Страница 47 из 203 ПерваяПервая ... 37444546474849505797147 ... ПоследняяПоследняя

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)

Похожие темы

  1. DIY SDR DDC "на коленке", или конструкция выходного дня из модулей с Али
    от EU1SW в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 729
    Последнее сообщение: 03.09.2023, 21:04
  2. Бюджетный DDC/DUC
    от Слесарь в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 74
    Последнее сообщение: 14.08.2016, 23:44
  3. Бюджетный DDC/DUC
    от Слесарь в разделе Технический кабинет
    Ответов: 3
    Последнее сообщение: 10.08.2016, 13:19
  4. SDRstick UDPSDR-HF1/2 DDC+DUC
    от Windk в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 55
    Последнее сообщение: 17.09.2013, 21:50
  5. Очередной DDC/DUC трансивер MakSDR
    от makkosik в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 27
    Последнее сообщение: 30.08.2012, 10:17

Метки этой темы

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •