Уважаемые посетители! Форум CQHAM.RU существует исключительно за счет показа рекламы. Мы будем благодарны, если Вы не будете блокировать рекламу на нашем Форуме. Просим внести cqham.ru в список исключений для Вашего блокировщика рекламы.
Страница 63 из 203 ПерваяПервая ... 13536061626364656673113163 ... ПоследняяПоследняя
Показано с 621 по 630 из 2024

Тема: DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

  1. #1
    Аватар для EU1SW
    Регистрация
    01.07.2009
    Адрес
    Minsk
    Сообщений
    3,870
    Записей в дневнике
    1
    Позывной
    EU1SW

    DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

    EU1SW
    В этой теме предлагается конструкция SDR трансивера из готовых модулей на основе исходных кодов OpenHPSDR & Hermes-Lite, протокол обмена совместим с
    Hermes, управляющая программа PowerSDR mRX PS, проект предоставляет функционал "один приемник с обзором 192 кГц + один передатчик" в полном дуплексе, совместим с программой HermesVNA с функционалом векторного анализатора.

    Скрытый текст

    Основные компоненты: демоплата Altera Cyclone IV EP4CE10, демоплата AD6645 14 бит АЦП, ЦАП - 14 битный DAC904e, модуль PHY Ethernet на чипе LAN8720, из необязательных компонентов - УВЧ на BFG591, ДПФ.
    Для тактирования применен внешний CMOS КГ 96 МГц, который непосредственно распаян на плате АЦП и питается от собственного стабилизатора 3,3 В. FPGA PLL используется для внутреннего тактирования. Плата АЦП модифицирована, установлен антиалиас LC фильтр 35 МГц и трансформатор 1:2. Кш приемника без преампа порядка 30 дБ, с преампом на BFG591 - лучше 8 дБ.
    С нонейм КГ 96 МГц RMDR в 10 кГц порядка -120 дБ, IMD3 на выходе ЦАП лучше -70 дБ dBc на всех КВ диапазонах, спуры и прочий мусор - лучше -80 dBc, выход ЦАП - +5 дБм.
    Предусмотрен вывод демодулированного аудио непосредственно из железа, для минимизации задержек, реализация дельтасигма ЦАП, внешний кодек не нужен, наушники непосредственно с пинов ПЛИС через цепочку из ВЧ дросселя + электролит, отсечь постоянку.
    Распиновку лучше сразу смотреть в архиве проекта, там же и готовые файлы .sof для текущей распиновки, для постоянной прошивки нужно конвертировать в .jic
    Единственный нюанс с пинами, так как входом PLL могут быть только специально предназначенные для этого пины, один из них - 23-й уже занят тактовым генератором 50 МГц, но формально он не нужен, поэтому можно либо отпаять генератор и подать DRY с АЦП на этот 23-й пин, скорректировав проект, либо подать на 24-й, на обратной стороне моей платы есть площадка для второго генератора, именно на ней и выведен 24-й пин.

    Возможен вариант использования как 2 независимых приемника с полосой 96 кГц, с одним либо 2-мя АЦП.


    UPDATE 02.01.18

    Скрытый текст

    Добавлен код формирования огибающей CW непосредственно в FPGA
    Самоконтроль CW в наушниках, подключенных к FPGA
    Управление реле преампа от значения аттенюатора Гермес, аттенюация больше -20 выключает реле
    З.Ы. пины по умолчанию изменены для совместимости с платой, перепаяной на 22к ПЛИС, измените под свою распиновку




    Обновление от 10.02.2018

    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control.zip

    Скрытый текст

    Обновление для 22k
    Расширеные кордики RX/TX (low spurs)
    Фиксированный выходной рейт 192 кгц
    2RX+ 1TX
    cwkey input - вход для вертикального ключа или датчиков CW, semi break, время задержки ptt выставляется в powersdr
    активное состояние - пин на массу, поэтому сразу рекомендую в целях сохранности входов ПЛИС цеплять транзисторный оптрон, а светодиод либо подтягивать к плюсу, если у вас ключ, либо выход датчика с ОК, либо соответственно на массу, если ваш датчик выдает логический уровень.
    Аналогично поступить и со входом ptt_in.
    tune output - выход индикации режима tune, в powersdr необходимо включить опцию apollo (tnx rolin)
    регулировка выходной мощности в режиме Гермес, будет работать как регулировка с передней панели софта, так и калибровка в сетапе по диапазонам.
    DAC_ALC - шимированный выход 0-3,3 вольта
    На выходном пине ПЛИС монтируем делитель, например 4,7 и 3 кОм, что бы привести верхнюю границу к опорному ЦАП 1,25 вольта, и фильтрующую емкость.
    Изменения в обвесе DAC: пин
    INT/EXT (16) поднять с массы и подключить к аналоговому плюсу DAC, сигнал с выхода делителя подать на референсный вход REFIN (17), вход высокоомный, дополнительная блокировка по ВЧ будет не лишняя.
    Не забудьте пожалуйста расставить пины согласно своего хардверного дизайна.
    todo: аудиокодек, медленный АЦП


    Обновление от 11.02.2018
    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control_WM8731_OK. zip

    Скрытый текст

    Обновление для 22k (Tnx Василий UR5KIM! за тестирование и багфикс )
    Теперь микрофон и наушники на борту
    аппаратный I2S кодек Wolfson WM8731, использовалась платка с Али наподобие такой https://ru.aliexpress.com/item/FREE-...674210328.html
    требует доработки, нужно поднять 2 ножки, для перевода контрольного интерфейса в режим SPI
    Для совместимости параллельно оставлен текущий код дельтасигма модуляторов для наушников из предыдущих версий
    О доработке немного позже
    Пожалуйста не забывайте выставлять распиновку в соответствие со своей хардверной конфигурацией.


    Обновление от 16.04.2018, полный фарш от Сергея

    Вложения


    Скрытый текст

    Апдейты для обоих плат,
    в версию 10К включены все последние обновления, увеличена раскачка в телеграфе, вместо отдельного выхода на наушники теперь там живет кодек, ШИМ выход на наушники пришлось убрать, ибо не компилировалось, и больше туда все... )
    в обоих прошивках MCP3202 активен, название сигналов согласно схеме, проверяйте распиновку всех сигналов согласно вашему монтажу, компилируйте и наслаждайтесь отличным приемом )

    Добавлено через 12 минут(ы):

    для того, что бы поправить, в файле hermes_lite_core.v ищем кусок текста, и соответственно убираем палки // где надо, и добавляем где не надо
    Код:

    Код:
    //// w/o slowADC 
    //assign AIN1 = 0; 
    //assign AIN2 = 0; 
    //assign AIN3 = 0; 
    //assign AIN4 = 0; 
    //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end      
    
    //// ADC78H90CIMT 
    //Hermes_ADC ADC_SPI(.clock(pll_12288), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2), .AIN3(AIN3), .AIN4(AIN4), .AIN5(AIN5), .AIN6(AIN6));   
    //// end     
    
    //// MCP3202 tnx N7DDC 
    Angelia_ADC ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI),                    
    .AIN1(AIN1), .AIN2(AIN2)); 
    assign AIN3 = 0; 
    assign AIN4 = 0; 
    assign AIN5 =  200; 
    assign AIN6 = 1000; 
    //// end   
    
    //// MCP3204 
    //Angelia_AD4 ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2));
     //assign AIN3 = 0;
     //assign AIN4 = 0; //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end







    Информация от RX3QFM
    Добавлен хелп по работе с Quartus (версия 15.0 Web Edition) и программированию FPGA





    Информация от UR5KIM
    Схемы и рисунки печатных плат модуля усилителя ВЧ приемника и модуля ЦАП передатчика.

    Скрытый текст

    Файлы корректировались мною после изготовления плат для устранения замеченных недостатков, так что возможно чего-то не учел. Но, надеюсь, что все нормально.
    Схемы в spl, а печатные платы в lay6 форматах. На всякий случай прикладываю файлы схем в графическом виде, а рисунки печаток в pdf файлах. За масштаб при их распечатке не ручаюсь.
    В схеме DAC модуля нарисовано два варианта подключения питания аналоговых узлов микросхемы DAC904E - 3,3 Вольта или 5 Вольт. Эти цепи нарисованы штриховой линией. На печатной плате это подключение нужно сделать, запаяв соответствующую ферритовую бусину. Одновременно должна быть запаяна только одна бусина из двух, помеченных красной точкой на рисунке платы в файле формата lay6!
    Печатки довольно простые, но для облегчения монтажа при наведении указателя мышки на любой элемент в программе SprintLayout подсвечивается номинал этого элемента.
    Платы двухсторонние. Нижняя сторона сплошная фольга, которая используется как общий провод. Она зенкуется в нужных местах под выводы разъемов и перемычки, которая есть на плате усилителя. Подключение элементов к нижнему слою фольги производится короткими отрезками провода или монтажными пистонами, которые пропаиваются с двух сторон платы.
    При изготовлении плат способом ЛУТ рисунки нужно печатать зеркально.
    Подключение микросхемы ЦАП к выводам Альтеры должно соответствовать вашему варианту компиляции программы. Я указал на схеме свой.
    Что непонятно - спрашивайте, постараюсь ответить.






    От RA4UKL. Update 02.01.18
    Желающим собрать плату ADC самостоятельно, пост. Схема даташитная, плата обновлена.




    Комментарий модератора

    1. UN7RX:
    2. Всех предупреждаю - авторские ветки на CQHAM будут модерироваться предельно жестко. Если вам что-то не нравится, вы в них просто не заходите, а за наезды на авторов будут баны вплоть до пожизненных. Никаких шуток!
    Последний раз редактировалось UN7RX; 08.04.2019 в 19:57.
    73! ***a few homemade DDC|DUC rigs, Malamute DDC, Storch-X DDC 7"



  2. #621
    Аватар для EU1SW
    Регистрация
    01.07.2009
    Адрес
    Minsk
    Сообщений
    3,870
    Записей в дневнике
    1
    Позывной
    EU1SW
    Да тут может быть просто некие нюансы действий пользователя, которые вносят "шум", которые предсказать невозможно. Например компьютер подключен к рутеру и имеет выделенный айпи адрес. Если выдернуть шнур и сразу включить трансивер и пытаться соединяться - кина не будет. Комп будет еще некоторое время иметь старый айпи, пока не истечет таймер. Подключать езернет при включеном вайфае с интернетом тоже мало пользы принесёт. Линк поднимется, адреса по апипа назначатся, а пакет псдр уйдет в интернет, а не в провод, соединения не будет. И это все не имеет отношения к функционированию конкретного устройства.

    Добавлено через 11 минут(ы):

    https://support.microsoft.com/ru-ru/...-a-dhcp-server
    Последний раз редактировалось EU1SW; 14.01.2018 в 21:34.
    73! ***a few homemade DDC|DUC rigs, Malamute DDC, Storch-X DDC 7"

  3. #622

    Регистрация
    17.08.2006
    Адрес
    Украина, г.Сарны
    Сообщений
    572
    Позывной
    UR5KIM
    Цитата Сообщение от UN7RX Посмотреть сообщение
    ваш вариант прошивки (я имею ввиду распиновку) универсальный, для платы с 10к подойдет?
    Да, подойдет, если использовать версию проекта под 10К ПЛИС.
    73! Василий

  4. #623
    Цитата Сообщение от UN7RX Посмотреть сообщение
    Тут другая проблема всплыла, возможно косяк с платой, 22 альтерой. PSDR запускается, подхватывает железо, вижу IP и MAC адреса, кнопка Power зеленая и ... висит. Не зависает, а просто тишина. Панорамы нет, ничего не двигается. Стоит положить палец на FPGA, не прижать даже, а типа создать емкость, как все оживает - ну как оживает, дергается панорама, но явно с ненормальным уровнем, появляется звук - все это рывками, с периодичностью около секунды. Потом и это пропадает, остается зависшая панорама. На всякий случай прошелся по плате с флюсом, пропаяв все вывода и плиски и остального, ничего не изменилось.
    Те же симптомы наблюдаю. Добавил в программу счётчик по модулю 96 млн со входа adc_drdy и вывел его на светодиод, на случай, если вдруг тактовая частота с АЦП не проходит. Но нет, моргает как положено. Надо дальше копать.
    У меня есть просьба к собравшим и успешно запустившим этот комплект, выложите видео работы. Есть некоторые непонятные моменты касательно уровней сигналов и шума.
    Последний раз редактировалось romanetz; 15.01.2018 в 05:53.

  5. #624

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    221
    Позывной
    UF3K
    romanetz, лучше опишите проблему словами, так для всех полезнее будет. Вместо "отладки светодиодом" используйте SignalTap. У Сергея модульная прошивка, поэтому если не помещаются цепочки SignalTap в ПЛИС 10к, то закоментируйте на начальном этапе передатчик - место появится.
    73! Владимир. ex RX3QFM

  6. #625
    Цитата Сообщение от romanetz Посмотреть сообщение
    Те же симптомы наблюдаю.
    Вот как, то есть это не уникально. Наверное Владимир прав и я поспешил все пропаивать. Ну, хуже не будет. Тогда пока не знаю что с ней делать, попробую 10к прошить.

  7. #626

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    221
    Позывной
    UF3K
    В голове 2 предположения родились:
    1) Похожая ситуация может возникнуть если зеркально попутаны разряды с АЦП в ПЛИС, т.е. D13 припаян к D0 и т.д.
    2) Если стоил модуль Ethernet PFY DP83848, то у него другой базовый регистр, т.е. нужно менять в исходниках и пересобирать прошивку.
    Вот, поиграл немного в Шерлока Холмса...
    73! Владимир. ex RX3QFM

  8. #627
    Вернул пинги (поддержку ICMP) - заработало нормально получение адреса по DHCP
    https://drive.google.com/open?id=1OI...BtQN4TDMJYGPsK qar архив проекта, сделан на основе файла из шапки (с одним АЦП)

  9. #628
    Нашел причину. Проблема чисто аппаратная. Впрочем, совет Володи проверить распиновку в редакторе был не лишним, я использовал схему и проект Василия, были перепутаны два пина на ADC. Оказалось, что я конечно подключил DRY к выбранному пину, но вот к выводу 24 - нет. Он же не выведен на пины, а идет на обратную сторону к пустой площадке на генератора. Вот и выпал из поля зрения. Бросил короткий проводок, все завелось. При подключении метрового отрезка провода шум приличный, не знаю, то ли такой уровень наводок от аппаратуры вокруг, то ли от эфира. УВЧ пока не подключал. Еще раз спасибо RX3QFM за терпение и отдельное - за помощь в решении проблемы с LAN в нужном мне ключе.

    И еще раз подчеркну - Сергей сделал всем поистине царский подарок. Не только полноценный цифровой трансивер, но и что немаловажно, отличное пособие для изучения этой темы - чертовски замечательный "вход", почти как "Hello, world!" для начинающих программистов! Огромное спасибо! Будем дальше учиться и надоедать вопросами.
    Все-таки дрянь эти обжимные компьютерные разъемы, ненадежна вещь. Переделал шлейф на ADC на пайку, не так красиво, зато нет проблем. Потом сверху нанесу черный герметик и будет норм.
    Нажмите на изображение для увеличения. 

Название:	1.jpg 
Просмотров:	1059 
Размер:	92.0 Кб 
ID:	279513


    Цитата Сообщение от romanetz Посмотреть сообщение
    сделан на основе файла из шапки
    10, или 22К? Там пара проектов.

    Кстати, а сколько раз можно перепрошивать ПЛИС, есть ограничения?
    Последний раз редактировалось UN7RX; 15.01.2018 в 21:09.

  10. Спасибо от UF3K

  11. #629

    Регистрация
    17.08.2006
    Адрес
    Украина, г.Сарны
    Сообщений
    572
    Позывной
    UR5KIM
    Как всегда, причина в невнимательности.
    Поздравляю с успешным запуском.
    73! Василий

  12. Спасибо от UN7RX


  13. #630

    Регистрация
    15.08.2014
    Адрес
    София
    Сообщений
    611
    Позывной
    LZ1AO
    UN7RX,

    В FPGA ничего не прошивается. На плате - отдельная конфигурационная FLASH память. Циклы програмирования - более чем достаточно, для памяти EPCS серии - не менее 100000.
    Последний раз редактировалось LZ1AO; 15.01.2018 в 21:47.
    73! Сергей

Страница 63 из 203 ПерваяПервая ... 13536061626364656673113163 ... ПоследняяПоследняя

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)

Похожие темы

  1. DIY SDR DDC "на коленке", или конструкция выходного дня из модулей с Али
    от EU1SW в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 729
    Последнее сообщение: 03.09.2023, 21:04
  2. Бюджетный DDC/DUC
    от Слесарь в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 74
    Последнее сообщение: 14.08.2016, 23:44
  3. Бюджетный DDC/DUC
    от Слесарь в разделе Технический кабинет
    Ответов: 3
    Последнее сообщение: 10.08.2016, 13:19
  4. SDRstick UDPSDR-HF1/2 DDC+DUC
    от Windk в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 55
    Последнее сообщение: 17.09.2013, 21:50
  5. Очередной DDC/DUC трансивер MakSDR
    от makkosik в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 27
    Последнее сообщение: 30.08.2012, 10:17

Метки этой темы

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •