Кое-что про джиттер в разных компонентах, применяемых в SDR DUC/DDC технике.
Random Clock Jitter (RMS)
MC100LVEL16 – 0.7 ps (700 fs) (наконец-то появились в терре, когда я начинал DDS заниматься было недостать) - поставил в Аист.
MC100LVELT22 – 1.6 ps (1600 fs) – применяется в гермесе кажется, как пример малошумящего формирователя для его LTC2208 в даташите.
CVHD-950 100MHz - 0.13psec (хотя там на логике выхолной каскад сделан).
ABLNO 100MHz – 0.1 ps
LTC2208 – 0.07 ps (собственный)
AD9480 (8-Bit, 250 MSPS) - 0.25 ps (НЕ RMS, возможно pic-to-pic)
AD9246BCPZ-125 (14 bit, 125 MHz) - 0.25 ps (НЕ RMS, возможно pic-to-pic)
У LVDS микросхем SN65LVDS1 джиттер не нормирован,
Но для интереса у AD9510 для LVDS выходов (без ФАПЧ, только путь внутри микросхемы) обещают на 400 МГц выхода 0.264 ps RMS, для LVPECL выхода 0.215 ps RMS (или в пару раз хуже при иных условиях измерения).
Еще красивая картинка из http://www.analog.com/media/en/techn...tes/AN-501.pdf