Планирую изготовить кв приемник по следующей схеме:
1. ФНЧ 9-12 порядка с частотой среза 30 МГц.
2. УВЧ - драйвер АЦП на двух OPA847 (по схеме аналогичной приведенной на 1 стр. datasheet на этот ОУ).
3. АЦП AD9236 (80 MSPS, SNR 70.4 dBc, SFDR 87.8 dBc).
4. ПЛИС EP2C5T144C8 (4608 LEs, 119808 Kbits, 13 multipliers 18x18 bit).
5. УНЧ SSM2211 (1 W, 0.2%).
6. Кварцевый генератор 80 МГц.
7. LDO iru1205 на 1.2 и 3.3 В, конфиг. flash M25P40, charge-pump voltage inverter LM2662, AD8039 - фнч dither.
Далее ядра внутри ПЛИС (приёмник по фазофильтровому принципу):
1. Квадратурный DDS синтезатор (на центральную частоту принимаемого спектра сигнала).
2. Комплексный умножитель (перенос спектра на 0-ую частоту, получение аналитического I,Q сигнала).
3. I,Q CIC фильтры 3-ей степени - децимация.
4. I,Q FIR фильтры (срез 1350 Гц).
5. АРУ (сжатие динамического диапазона) прямого действия.
6. Квадратурный DDS синтезатор (на 1500 Гц).
7. Комплексный умножитель (сдвиг спектра и получение реального SSB сигнала).
8. ШИМ контроллер (получение НЧ сигнала и в сочетании с внешней матрицей r2r - электронная регулировка громкости).
9. Псевдослучайный генератор dither сигнала.
10. RISC контроллер. (управляющая программа и интерфейс пользователя).
11. RS232.
12. Интерфейсы клавиатуры, валкодеров, ЖКИ.
По предварительным оценкам всё вмещается в ПЛИС с запасом.
Ожидаемые параметры:
Диапазон 0.1 - 30 МГц (1 - 30 МГц при включении dither-а).
Кш = ~12 dB.
ДД по блокированию (полоса 2700 Гц) = ~110 dB.
ДД по интермодуляции = ~90 dB.
Коэф. прямоугольности фильтра по -1 dB, -90 dB (FIR фильтры 1000-ого порядка) = ~1.2.
Подавление соседнего и побочных в 1 зоне найквиста = >90 dB.
Подавление "зеркального" 2 зоны найквиста = >70 dB.
Питание приемника 5 В, потребление при нулевой громкости ~250 мА, плата размером чуть больше пачки сигарет.
Хотелось бы обсудить всё это. Почему так никто (или почти никто) не делает? По-моему параметры не провальные.
Цена деталей меньше цены хорошего кварцевого фильтра. Где грабли?